计算机组成习题

2018-12-01 16:17

计算机组成与体系结构

复习题集

一、选择题

1、完整的计算机系统应包括( ) A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序

D、配套的硬件设备和软件系统

2、计算机系统中的存储器系统是指( ) A、RAM存储器 B、ROM存储器 C、主存储器

D、主存储器和外存储器?

3、冯·诺依曼机工作方式的基本特点是( ) A、多指令流单数据流

B、按地址访问并顺序执行指令 C、堆栈操作

D、存储器按内部选择地址

4、办公自动化(OA)是目前广泛开展的一项计算机应用,按分类,它应属于( ) A、实时控制 B、科学计算 C、数据处理

D、计算机辅助设计 ?

5、邮局把信件进行自动分拣,使用的计算机技术是( ) A、机器翻译 B、自然语言理解 C、模式识别 D、机器证明

6、计算机硬件能直接执行的只有( ) A、符号语言 B、机器语言

C、机器语言和汇编语言 D、汇编语言

7、下列说法不正确的是( )

A、任何可以由软件实现的操作也可以由硬

件来实现

B、固件就功能而言类似于软件,而从形态来说又类似于硬件

C、在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级。

D、面向高级语言的机器是完全可以实现的。

8、在机器数中,( )的零的表示形式是唯一的。 A、原码 B、补码 C、反码

D、原码和反码

9、一个8位二进制整数,采用补码表示,且由3个“1”和5个“0”组成,则最小值为( ) A、-127 B、-32 C、-125 D、-3

10、用n+1位字长(其中1位符号位)表示定点整数时,所能表示的数值范围是( ) A、0≦|N|≦2n+1 -1 B、0≦|N|≦2n -1 C、0≦|N|≦2n-1 -1 D、0≦|N|≦2n

11、32位浮点数格式中,符号位为1位,阶码为8位,尾数为23位。则它所能表示的最大规格化正数是( ) A、(2-2-23 )×2+127 B、(1-2-23 )×2+127 C、(2-2-23 )×2+255 D、2+127 -2-23

12、假设下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是( ) A、11001011 B、11010110 C、11000001 D、11001001

1

计算机组成与体系结构

复习题集

13、长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定都相同,则它们可表示的数的范围和精度为( )

A、两者可表示的数的范围和精度相同 B、前者可表示的数的范围大但精度低 C、后者可表示的数的范围大且精度高 D、前者可表示的数的范围大且精度高

14、某数在计算机中用8421BCD码表示为0111 1000 1001,其真值为( ) A、789 B、789H C、1929 D、11110001001B

15、在浮点数补码运算时,判断结果为规格化的条件是( ) A、阶符与数符相同 B、阶符与数符相异

C、数符与尾数小数点后的第一位数字相异 D、数符与尾数小数点后的第一位数字相同

16、运算器虽有许多部件组成,但核心部分是( )

A、数据总线 B、算术逻辑运算单元

C、多路开关 D、通用寄存器

17、在定点运算器中,溢出判断电路一般用( )来实现 A、与非门 B、或非门 C、异或门 D、与或非门

18、在定点数运算中产生溢出的原因是( ) A、运算过程中最高位产生了进位或借位 B、参加运算的操作数超出了机器的表示范围

C、运算的结果的操作数超出了机器的表示范围

D、寄存器的位数太少,不得不舍弃最低有效位

19、存储器是计算机系统中的记忆设备,它主要用来( )

A、存放数据 B、存放程序

C、存放数据和程序 D、存放微程序

20、存储单元是指( )

A、存放一个二进制信息位的存储元 B、存放一个机器字的所有存储元的集合 C、存放一个字节的所有存储元的集合 D、存放两个字节的所有存储元的集合 21、计算机的存储器采用分级存储体系的主要目的是( ) A、便于读写数据 B、减小机箱的体积 C、便于系统升级

D、解决存储容量、价格和存取速度之间的矛盾

22、某计算机字长为16位,它的存储容量为64KB,若按字编址,那么它的寻址范围是( )

A、64K B、32K C、64KB D、32KB

23、某SRAM芯片,其容量为512×8位,包括电源端和接地端,该芯片引出线的最小数目为( ) A、23 B、25 C、50 D、19

24、某SRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为( )A、64,16 B、16,64

2

计算机组成与体系结构

复习题集

C、64,8 D、16,16

25、主存储器和CPU之间增加Cache的目的是( )

A、解决CPU和主存之间的速度匹配问题 B、扩大主存储器的容量

C、扩大CPU中通用寄存器的数量

D、既扩大主存容量又扩大CPU中通用寄存器的数量

26、采用虚拟存储器的主要目的是( ) A、提高主存储器的存取速度

B、扩大主存储器的存储空间并能进行自动管理和调度

C、提高外存储器的存取速度 D、扩大外存储器的存储空间

27、双端口存储器所以能高速进行读/写,是因为采用( )

A、高速芯片 B、两套相互独立的读写电路

C、流水技术 D、新型器件 28、下列因素下,与Cache的命中率无关的是( )

A、主存的存取时间 B、块的大小

C、Cache的组织方式 D、Cache的容量 29、在下列Cache替换算法中,速度最快的是( )

A、最不经常使用(LFU)算法 B、近期最少使用(LRU)算法 C、随机替换

D、先进先出(FIFO)算法

30、在cache的地址映射中,若主存中的任意一块均可映射到cache内的任意一块的位置上,则这种方法称为( )

A、全相联映射 B、直接映射

C、组相联映射 D、混合映射 31、指令系统中采用不同的寻址方式的目的主要是( )

A、实现存储程序和程序控制

B、缩短指令长度,扩大寻址空间,提高编程灵活性

C、可以直接访问外存

D、提供扩展操作码的可能并降低指令译码难度 32、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常采用( )

A、堆栈寻址方式 B、立即寻址方式

C、隐含寻址方式 D、间接寻址方式 33、寄存器间接寻址方式中,操作数处在( ) A、通用寄存器 B、主存单元

C、程序计数器 D、堆栈

34、变址寻址方式中,操作数的有效地址等于( )

A、基址寄存器内容加上形式地址 B、堆栈指示器内容加上形式地址 C、变址寄存器内容加上形式地址 D、程序计数器内容加上形式地址

35、堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP指示的栈顶单元,如果进栈操作的动作是:(A)? MSP,(SP)-1? SP,那么出栈操作的动作应为( ) A、(MSP)? A,(SP)+1 ? SP B、(SP)+1 ? SP,(MSP)? A C、(SP)-1? SP,(MSP)? A D、(MSP)? A,(SP)-1? SP

36、程序控制类指令的功能是( ) A、进行算术运算和逻辑运算

3

计算机组成与体系结构

复习题集

B、进行主存和CPU之间的数据传送 C、进行CPU和I/O设备之间的数据传送 D、改变程序执行的顺序

39、在CPU中跟踪指令后继地址的寄存器是( )

A、主存地址寄存器 B、指令寄存器 C、程序计数器 D、状态条件寄存器

40、操作控制器的功能是( ) A、产生时序信号

B、从主存取出一条指令 C、完成指令操作码译码

D、从主存取出一条指令,完成指令操作码译码,产生有关的操作控制信号 41、由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用( )来规定

A、主存中读取一个指令字的最短时间 B、主存中读取一个数据字的最长时间 C、主存中写入一个数据字的平均时间 D、主存中读取一个数据字的平均时间

42、同步控制是( )

A、只适用于CPU控制的方式 B、只适用于外围设备控制的方式 C、由统一时序信号控制的方式

D、所有指令执行时间都相同的方式

43、微程序控制器中,机器指令与微指令的关系是( )

A、每条机器指令由一段用微指令编成的微程序来解释执行

B、一条微指令由若干条机器指令组成 C、每条机器指令由一条微指令来执行 D、一段机器指令组成的程序可由一条微指令来执行

44、下列部件中不属于控制器的部件是( ) A、指令寄存器 B、操作控制器

C、程序计数器 D、状态条件寄存器

45、为了确定下一条微指令的地址,通常采用断定方式,其基本思想是( )

A、用程序计数器PC来产生后继微指令地址

B、用微程序计数器μPC来产生后继微指令地址

C、通过微指令控制字段由设计者指定或者由设计者指定的判断字段控制产生后继微指令地址

D、通过指令中指定一个专门字段来控制产生后继微指令地址

46、计算机操作的最小时间单位是( ) A、时钟周期 B、指令周期

C、CPU周期 D、微指令周期 47、下列不属于微指令结构设计所追求的目标的是( )

A、提高微程序的执行速度 B、提高微程序设计的灵活性 C、缩短微指令的长度

D、增大控制存储器的容量 48、计算机使用总线结构的主要优点是便于实现积木化,同时( ) A、减少了信息传输量 B、提高了信息传输的速度 C、减少了信息传输线的条数 D、提高了信息传输的效率

49、在三种集中式总线控制中,( )方式响应时间最快

A、链式查询 B、计数器定时查询 C、独立请求 D、无法比较

50、数据总线的宽度由总线的( )定义 A、物理特性

4

计算机组成与体系结构

复习题集

B、功能特性

C、电气特性 D、时间特性

51、下列陈述中不正确的是( )

A、在双总线系统中,访存操作和输入/输出操作各有不同的指令

B、系统吞吐量主要取决于主存的存取周期 C、总线的功能特性定义每一根线上信号的传递方向和有效电平范围

D、早期的总线结构以CPU为核心,而当代的总线系统由总线控制器完成多个总线请求者之间的协调与仲裁

52、下列各项中,( )是同步传输的特点 A、需要应答信号 B、各部件的存取时间比较接近 C、总线长度较长 D、总线周期长度可变

53、计算机系统的输入输出接口是( )之间的交接界面

A、CPU与存储器 B、主机与外围设备

C、存储器与外围设备 D、CPU与系统总线

54、计算机的外围设备是指( ) A、输入/输出设备 B、外存设备

C、远程通信设备

D、除了CPU和内存以外的其他设备 55、活动头磁盘存储器的平均存取时间是指( )

A、最大找道时间加上最小找道时间 B、平均找道时间

C、平均找道时间加上平均等待时间 D、平均等待时间

56、中断发生时,由硬件保护并更新程序计数器PC,而不是由软件完成,主要是为了( )

A、能进入中断处理程序并能正确返回原程

B、节省内存

C、提高处理机的速度

D、使中断处理程序易于编制,不易出错。

57、中断向量地址是( )

A、子程序入口地址 B、中断服务程序入口地址

C、中断号 D、中断返回地址

58、为了便于实现多级中断,保存现场信息最有效的方法是采用( ) A、通用寄存器 B、堆栈

C、存储器 D、外存

59、当采用以下方式输入操作时,CPU存在踏步等待现象的是( ) A、程序查询方式 B、中断方式 C、DMA方式 D、通道方式

60、在采用DMA方式高速传输数据时,数据传送是( )

A、在总线控制器发出的控制信号控制下完成的

B、在DMA控制器本身发出的控制信号控制下完成的

C、由CPU执行的程序完成的 D、由CPU响应硬中断处理完成的

61、中断允许触发器用来( )

A、表示外设是否提出了中断请求 B、CPU是否响应了中断请求

C、CPU是否正在进行中断处理 D、开放和关闭可屏蔽硬中断

62、周期挪用方式常用于( )方式的输入/输出中

A、DMA B、中断

5


计算机组成习题.doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:列方程解决问题专项练习题

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: