实验九 计数器的设计(3)

2019-04-08 21:55

步骤三:经过整理后最终的逻辑表达式为

步骤四:选用合适的门电路,实验箱中没有或门所以我用三个与非门代替一个或门,第一个JK触发器JK连接高电平;第二个JK触发器JK连接Q0,之后的或门比如Q1Q0+Q3Q2就是Q1Q0接一个与非门;Q3Q2接一个与非门;之后前面两个与非门的输出接入一个新的与非门就可以了;

步骤五:在仿真软件下仿真如下:

步骤六:得到仿真结果波形图如下:

三、 实验内容

内容一:

用JK触发器设计16进制异步计数器,用逻辑分析仪分析观察CP和各输出波形 内容二:

用JK触发器设计一个16进制同步计数器,用逻辑分析仪观察CP和各输出的波形 内容三:

用JK触发器和门电路设计一个具有置零,保持,左移,右移,并行送数功能的二进制四位计数器模仿74LS194功能。

4、用JK触发器和门电路设计一个特殊的12进制同步计数器,其十进制的状态转换图为:

五. 实验分析及总结

1、K触发器设计16进制异步计数器,用逻辑分析仪分析观察各输出波形

步骤一:列出真值表:

CP和步骤二:选择门电路:我认为可以用四个74LS93,来实现这一功能,所有的J,K都接入高电平,此时表达式变

从而四级JK触发器就会有四级分频。同时由于要求异步计数器所以,把上一级的输出接入下一级的输入,实现异步计数器,相应的由于分频的原因,Q0,Q1,Q2,Q3的频率逐次减少为上一级一半,从而实现十六进制。 步骤三:列出理论的波形图片:

步骤四:用proteus仿真

步骤五:用逻辑分析仪观察波形


实验九 计数器的设计(3).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:2018-2019年镇幼儿园教研个人工作计划

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: