initial begin clk = 1; forever # (FAST_PERIOD/2) clk = ~clk; end initial begin rst = 1'b1; `CYC(10) rst = 1'b0; end
endmodule
文件:timescale.v `timescale 1ns / 1ns
接下来,要把timescale.v复制到 sim 目录下。否则 modelsim 找不到 timescale.v 文件。
四、 开始使用 modelsim
打开 modelsim,选择菜单 file?new?project…
平时只要设置 Project Name 和 Project Location,填上内容,选OK退出。
选择 Add Existing File 添加要调试的文件。如果不在此处添加,也可到项目管理的地方添加HDL文件。
这是 modelsim 的主画面,在 Workspace 的 Project 上右键可以添加需要的HDL文件。 Add to project ? Existing File … 把 main_tb.v 添加进来。
下面编译 菜单 Compile?Compile All,浮动条也有相应的按钮。
编译完成后,Status状态为对勾。如果不是,可以检查编译报告:在对应的文件名上点右键,选择 Compile?Compile Report…;有时需要多查看几次,Modelsim的编译报告需要点时间才能完成更新,使用者可能只看到一些提示信息。
然后到 Library 打开 work。
然后选择 main_tb,右键执行 Simulate。 在objects窗口中能够看到信号。
在这里可以加信号到 wave 窗口。Objects 窗口空白处右键 add to wave?signals in region。
这时就会有 wave 窗口弹出。点可以开始调试了。
至于波形的大小,通过可以调整。
先写到此处,关于modelsim的内容很多,参考其它资料吧。
zzemu 2008-4-2