《数字逻辑实验报告》 - 图文

2020-05-09 14:30

实验项目列表

序号 1 实验项目名称 组合逻辑电路的设计 成绩 指导教师 颜德强 2 译码器和数据选择器 颜德强 3 竞争冒险 颜德强 4 集成触发器RS、JK、T、D 颜德强 5 集成计数器 颜德强 6 7 8

福建农林大学计算机与信息学院实验报告

系:计算机信息与科学学院 专业:计算机科学与技术 年级:XX 姓名: XX 学号:XX 实验课程:组合逻辑电路的设计 实验室号:___XX实验楼404_ 实验设备号: 22 实验时间: 12.19 指导教师签字: 成绩:

实验1 组合逻辑电路的设计

一、实验目的

1. 掌握组合逻辑电路的设计方法。 2. 学会用基本门电路实现组合逻辑电路。 二、实验仪器与器件

1. 数字电路实验箱 2. 示波器 3. 集成电路

输入四与非门 输入四或门

74LS00 74LS32

2片 1片 1片

最简逻辑表达式逻辑电路图图 1-1 组合逻辑电路的设计流程 实际的逻辑问题 逻辑真值表

1个 1台

逻辑公式化简

卡诺图化简 反向器 74LS04 万用表 1只 三、实验原理

组合逻辑电路的设计流程如图 1-1 所示。先根据实际的逻辑问题进行逻辑抽象,定义逻辑状态的含义,再按照要求给出事件的因果关

系列出真值表。然后用代数法或卡诺图化简,求出最简的逻辑表达式。并按照给定的逻辑门电路实现简化后的逻辑表达式,画出逻辑电路图。最后验证逻辑功能。 四、实验内容及步骤

1、设计一个半加器,其输入为A、B 为两个加数,输出为半加和S 及进位C。 根据要求用小规模集成器件与非门设计出最简的逻辑电路。并用 TTL 与非门组成上面的逻辑电路。输入接逻辑开关,输出接逻辑电平显示端口,验证其逻辑功能。

要求:在下面空白区域写出半加器的真值表、逻辑函数表达式、逻辑函数的最简式,做逻辑函数得变换,画出逻辑电路图,并记录实验数据。

输入 A 0 B O - 1 -

输出 S 0 CO 0

0 1 1 1 0 1 1 1 0 0 0 1

S?AB?AB?AAB?ABBCO?AB?(AB)?(AB)

2、设计一个密码锁,锁上有三个按键A、B、C,当两个或两个以上的按键同时按下时,锁能被打开。用逻辑电平显示灯亮来替代锁,当符合上述条件时,将使逻辑电平显示灯亮,否则灯灭。

根据要求设计出最简的逻辑电路。并用TTL 与非门电路组成上面的逻辑电路。输入接逻辑开关,输出接逻辑电平显示端口,验证其逻辑功能。

要求:在下面空白区域写出密码锁的真值表、逻辑函数表达式、逻辑函数的最简式,做逻辑函数得变换,画出逻辑电路图,并记录实验数据。

输入 A 0 0 0 0 1 1 1

- 2 -

输出 B 0 0 1 1 0 0 1 C 0 1 0 1 0 1 0 F 0 0 0 1 0 1 1

F?AB?AC?BC?AB?AC?BC?AB?AC?BC

3、设S0 和S1 是数据选择器的控制端,D0、D1、D2 是数据输入端,F为输出端,试设计一个具有表 1-1 功能的数据选择器。并用给出的门电路实现该逻辑电路。

(1) 数据输入端D0、D1 、D2 和控制端S0、S1 分别接逻辑开关,输出接逻辑电平显示端口。改变控制端和数据端的逻辑电平,记录F的逻辑状态。验证其是否满足表 1-1 的逻辑功能。

(2) D2 接一个1kHz的脉冲信号,D0、D1 为低电平,改变控制端的逻辑电平,用示波器观察并记录 F 端的波形。

要求:在下面空白区域写出数据选择器的逻辑函数表达式、逻辑函数的最简式,做逻辑函数得变换,画出逻辑电路图,并记录实验数据。

S1S0

- 3 -

五、实验数据处理与分析、并总结组合逻辑电路的设计方法。

- 4 -


《数字逻辑实验报告》 - 图文.doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:上海个人房屋租赁合同(2016标准版)

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: