实验五 计数器及其应用
一 实验目的
1 学习中规模集成计数器的使用及功能测试方法
2 学习用反馈清零法和反馈置数法得到任意进制计数器 二 实验仪器及设备 元器件:
74LS00 二输入端四与非门 1片 74LS192 同步十进制可逆计数器 1片 导线若干 三 实验原理
1 中规模十进制计数器
CT74LS192是同步十进制可逆计数器,其引脚排列如下图所示:
74LS192的功能表为: 输入 输出 D2 X c x X D1 X b x X D0 X a x X Q3 0 d Q2 0 c Q1 0 b 加计数 减计数 Q0 0 a CR 1 0 0 0 LD X 0 1 1 CPU X X CPD X X 1 D3 X d x X ? 1 ? 利用CT74LS192可得到二进制加/减计数器。
2利用反馈清零法和反馈置数法得到任意进制计数器
(1) 利用反馈清零法得到任意进制计数器
利用192的异步清零端CR可得到任意进制(小于10)的计数器。因为异步清零与CP没有任何关系,只要异步清零输入端出现清零信号,计数器便立刻被清零。因此利用异步清零端获得N进制计数器时,应在输入第N个计数脉冲后,计数器输出的高电平通过控制电路产生一个清零信号加到异步清零输入端上,使计数器清零,即实现了N进制计数。
(2) 利用反馈置数法得到任意进制计数器
利用192的异步并行置数端LD亦可得到任意进制(小于10)的计数器。同理利用异步并行置数端获得N进制计数器时,需在输入第N个计数脉冲后,计数器输出的高电平通过控制电路产生一个置数信号加到LD端上,使计数器返回到初始的预置数状态。 四 实验内容
1测试74LS192的逻辑功能
计数脉冲由单次脉冲源提供,清零端CR,置数端LD,并行数据输入端D0~D3分别接逻辑开关;输出端Q3~Q0接实验设备的一个译码显示输入相应插口D,C,B,A;CO和BO接逻辑电平显示插口。按192的功能表逐项测试以下功能
(1) 清零
令CR=1,其它输入端为任意状态,观察Q3~Q0的状态,清零功能完成后,置CR=0 (2) 置数
CR=0,CPU,CPD为任意状态,并行数据输入端D0~D3输入任意一组二进制数,令LD=0,观察输出,预置功能完成后,置LD=1。 (3) 加计数
CR=0, LD=CPD=1,CPU接单次脉冲源,清零后送入10个单次脉冲,观察输出。 (4) 减计数
CR=0, LD=CPU=1,CPD接单次脉冲源,清零后送入10个单次脉冲,观察输出。 2 利用192的清零端CR和置数端LD分别设计一个6进制和7进制加法计数器。 备:
(74LS00四输入与非门)