计算机组成原理复习题

2020-06-03 15:12

复习题

一. 选择题

1、若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。

A 阶符与数符相同为规格化数 B 阶符与数符相异为规格化数

C 数符与尾数小数点后第一位数字相异为规格化数

D数符与尾数小数点后第一位数字相同为规格化数

2、定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是______。

A -215 ~ +(215 -1) B -(215 –1)~ +(215 –1)

C -(215 + 1)~ +215 D -215 ~ +215

3、某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为______。

A 64,16 B 16,64 C 64,8 D 16,16 。

4、交叉存贮器实质上是一种______存贮器,它能_____执行______独立的读写操作。

A 模块式,并行,多个 B 模块式,串行,多个 C 整体式,并行,一个 D 整体式,串行,多个 5、用某个寄存器中操作数的寻址方式称为______寻址。

A 直接 B 间接 C 寄存器直接 D 寄存器间接 6、计算机系统中的存贮器系统是指______。

A RAM存贮器 B ROM存贮器 C 主存贮器 D 主存贮器和外存贮器 7、算术 / 逻辑运算单元74181ALU可完成______。

A 16种算术运算功能 B 16种逻辑运算功能 C 16种算术运算功能和16种逻辑运算功能 D 4位乘法运算和除法运算功能

8、存储单元是指______。

A 存放一个二进制信息位的存贮元 B 存放一个机器字的所有存贮元集合 C 存放一个字节的所有存贮元集合 D 存放两个字节的所有存贮元集合; 9、变址寻址方式中,操作数的有效地址等于______。

A 基值寄存器内容加上形式地址(位移量) B 堆栈指示器内容加上形式地址(位移量) C 变址寄存器内容加上形式地址(位移量) D 程序记数器内容加上形式地址(位移量) 10、以下叙述中正确描述的句子是:______。

A 同一个CPU周期中,可以并行执行的微操作叫相容性微操作 B 同一个微周期中,不可以并行执行的微操作叫相容性微操作 C 同一个微周期中,可以并行执行的微操作叫相斥性微操作 D 同一个微周期中,不可以并行执行的微操作叫相斥性微操作

1

11、带有处理器的设备一般称为______设备。

A 智能化 B 交互式 C 远程通信 D 过程控制 12、冯·诺依曼机工作的基本方式的特点是______。

A 多指令流单数据流 B 按地址访问并顺序执行指令 C 堆栈操作 D 存贮器按内容选择地址 13、在机器数______中,零的表示形式是唯一的。

A 原码 B 补码 C 机器码 D 反码

14、在定点二进制运算器中,减法运算一般通过______来实现。

A 原码运算的二进制减法器 B 补码运算的二进制减法器

C 原码运算的十进制加法器 D 补码运算的二进制加法器

15、某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围是______。 A 0—4MB B 0—2MB C 0—2M D 0—1M

16、主存贮器和CPU之间增加cache的目的是______。

A 解决CPU和主存之间的速度匹配问题

B 扩大主存贮器容量

C 扩大CPU中通用寄存器的数量

D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量

17、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个

常需采用______。

A 堆栈寻址方式 B 立即寻址方式 C 隐含寻址方式 D 间接寻址方式

18、同步控制是______。

A 只适用于CPU控制的方式 B 只适用于外围设备控制的方式 C 由统一时序信号控制的方式 D 所有指令执行时间都相同的方式 19、为了便于实现多级中断,保存现场信息最有效的办法是采用______。 A 通用寄存器 B 堆栈 C 存储器 D 外存 20、下面浮点运算器的描述中正确的句子是:______。

A. 浮点运算器可用阶码部件和尾数部件实现 B. 阶码部件可实现加、减、乘、除四种运算 C. 阶码部件只进行阶码相加、相减和比较操作 D. 尾数部件只进行乘法和减法运算

21、双端口存储器在______情况下会发生读/写冲突。 A. 左端口与右端口的地址码不同 B. 左端口与右端口的地址码相同 C. 左端口与右端口的数据码不同 D. 左端口与右端口的数据码相同 22、寄存器间接寻址方式中,操作数处在______。

A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 23、微程序控制器中,机器指令与微指令的关系是______。 A. 每一条机器指令由一条微指令来执行

B. 每一条机器指令由一段微指令编写的微程序来解释执行 C. 每一条机器指令组成的程序可由一条微指令来执行 D. 一条微指令由若干条机器指令组成

2

24、程序控制类指令的功能是______。

A 进行算术运算和逻辑运算

B 进行主存与CPU之间的数据传送

C 进行CPU和I / O设备之间的数据传送 D 改变程序执行顺序

25、具有自同步能力的记录方式是______。

A NRZ0 B NRZ1 C RZ D MFM 26、完整的计算机系统应包括______。

A 运算器、存储器、控制器 ; B 外部设备和主机 ;

C 主机和实用程序 ; D 配套的硬件设备和软件系统 ;

27、某机字长32位,存储容量为 1MB,若按字编址,它的寻址范围是______。

A 0—1M B 0—512KB C 0—256K D 0—256KB

28、指令周期是指______。

A CPU从主存取出一条指令的时间 ;

B CPU执行一条指令的时间 ;

C CPU从主存取出一条指令加上CPU执行这条指令的时间 ;

D 时钟周期时间 ;

29、在______的微型计算机系统中,外设可和主存贮器单元统一编址 ,因此可以不

使用I / O指令。 A 单总线 B 双总线 C 三总线 D 多总线

30、在微型机系统中,外围设备通过______与主板的系统总线相连接。 A 适配器 B 设备控制器 C 计数器 D 寄存器

31、已知X为整数,且[X]补 = 10011011,则X的十进制数值是______。

A +155 B –101 C –155 D +101 32、贮存器是计算机系统的记忆设备,它主要用来______。

A 存放数据 B 存放程序 C 存放数据和程序 D 存放微程序 33、指令系统采用不同寻址方式的目的是______。

A 实现存贮程序和程序控制;

B 缩短指令长度,扩大寻址空间,提高编程灵活性; C 可直接访问外存;

D 提供扩展操作码的可能并降低指令译码的难度; 34、在CPU中跟踪指令后继地址的寄存器是______。

A 主存地址寄存器 B 程序计数器 C 指令寄存器 D 状态条件寄存器

35、系统总线地址线的功能是______。

A 选择主存单元地址; B 选择进行信息传输的设备;

C 选择外存地址; D 指定主存和I / O设备接口电路的地址;

36、某寄存器中的值有时是地址,因此只有计算机的______才能识别它。 A 译码器 B 判断程序 C 指令 D 时序信号

37在定点运算器中,无论采用双符号位还是单符号位,必须有______,它一般用______

来实现。 A 译码电路, 与非门 ; B 编码电路, 或非门 ; C 溢出判断电路 ,异或门 ; D 移位电路, 与或非门 ;

3

38、采用虚拟存贮器的主要目的是______。

A 提高主存贮器的存取速度 ;

B 扩大主存贮器的存贮空间,并能进行自动管理和调度 ; C 提高外存贮器的存取速度 ; D 扩大外存贮器的存贮空间 ; 39、算术右移指令执行的操作是______。

A 符号位填0,并顺次右移1位;

B 符号位不变,并顺次右移1位;

C 进位标志位移至符号位,顺次右移1位; D 符号位填1,并顺次右移1位;

40、双端口存储器所以能高速进行读 / 写,是因为采用______。

A 高速芯片 B 两套相互独立的读写电路 C 流水技术 D 新型器件

二、填空题

1、 一个较完善的指令系统应包含A. ______类指令,B. ______类指令,C. ______类指令,程序控制类指令,I/O类指令,字符串类指令,系统控制类指令。 2、 硬布线器的设计方法是:先画出A. ______流程图,再利用B. ______写出综合逻辑表达式,然后用C. ______等器件实现。

3、当代流行的标准总线内部结构包含A. ______总线,B. ______总线,C. ______总线, 公用总线。

4、磁表面存储器主要技术指标有A.______,B. ______,C. ______,数据传输率。

5、DMA 控制器按其A. ______结构,分为B. ______型和C. ______型两种。

6、存储A.______并按B.______顺序执行,这是C.______型计算机的工作原理。 7、移码表示法主要用于表示A.______数的阶码E,以利于比较两个B.______的大小和 C.______操作。

8、微程序设计技术是利用A.______方法设计B.______的一门技术。具有规整性、可维护性、C .______等一系列优点。 9、衡量总线性能的重要指标是A.______,它定义为总线本身所能达到的最高B.______。 10、DMA技术的出现使得A. ______可通过B. ______直接访问C. ______。

11、在计算机术语中,将运算器和控制器合在一起称为A. ______,而将B. ______和存储器合在一起称为C. ______。

12、数的真值变成机器码可采用A. ______表示法,B. ______表示法,C.______表示法,移码表示法。

13、广泛使用的A. ______和B. ______都是半导体随机读写存储器。前者的速度比后者快,但C. ______不如后者高。

14、CPU从A. ______取出一条指令并执行这条指令的时间和称为B. ______。由于各

种指令的操作功能不同,各种指令的指令周期是C. ______。

15、微型机算计机的标准总线从16位的A. ______总线,发展到32位的B. ______总线

和C. ______总线,又进一步发展到64位的PCI总线。 16 中断处理过程可以A. ______进行。B. ______的设备可以中断C. _____的中断服务

程序。 17、一个定点数由A. ______和B. ______两部分组成。根据小数点位置不同,定点数有

C. ______和纯整数之分。

4

18、对存储器的要求是A. ______,B. ______,C. ______。为了解决这三方面的矛盾 计算机采用多级存储体系结构。

19、当今的CPU 芯片除了包括定点运算器和控制器外,还包括A. ______,B. ______ 运算器和C. ______管理等部件。

20、总线是构成计算机系统的A. ______,是多个B. ______部件之间进行数据传送的 C. ______通道

21、每一种外设都是在它自己的A。______控制下进行工作,而A则通过B. ______和C. ______相连并受C 控制。

22、在计算机系统中,CPU对外围设备的管理除程序查询方式、程序中断方式外,还 有A. ______方式,B. ______方式,和C. ______方式。

23、Cache是一种A. ______存储器,是为了解决CPU和主存之间B. ______不匹配而

采用的一项重要硬件技术。现发展为多级cache体系,C. ______分设体系。 24、RISC指令系统的最大特点是:A. ______;B. ______;C. ______种类少。只有取数 /

存数指令访问存储器。 25、为了解决多个A. ______同时竞争总线B. ______,必须具有C. ______部件。

26、软磁盘和硬磁盘的A. ______原理与B. ______方式基本相同,但在C. ______和性能上存在较大差别。

27、选择型DMA控制器在A. ______可以连接多个设备,而在B. ______只能允许连接

一个设备,适合于连接C. ______设备。 28、主存与cache的地址映射有A. ______、B. ______、C. ______三种方式。其中组相

连方式适度地兼顾了前二者的优点,又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想。

29、计算机的硬件包括A.______,B.______,C.______,输入输出部分。

30、按IEEE754标准,一个浮点数由A.______,阶码E ,尾数m 三部分组成。其中阶

码E的值等于指数的B.______加上一个固定C.______。 31、存储器的技术指标有A.______,B.______,C.______,存储器带宽。

32、CPU中至少有如下六类寄存器,除了A.______寄存器,B.______计数器,C.______寄存器外,还应有通用寄存器,状态条件寄存器,数据缓冲寄存器。 33、总线有A.______特性,B.______特性,电气特性,C.______特性。

34、中断处理需要有中断A.______,中断B.______产生,中断C.______等硬件支持。 35、指令格式中,地址码字段是通过A.______来体现的,因为通过某种方式的变换,

可以给出 B.______地址。常用的指令格式有零地址指令、单地址指令、C.______三种.

36、双端口存储器和多模块交叉存储器属于A.______存储器结构.前者采用B.______技术,后者采用C.______技术.

37、堆栈是一种特殊的A.______寻址方式,它采用B.______原理.按结构不同,分为

C.______和存储器堆栈.

38、硬布线控制器的基本思想是:某一微操作控制信号是A.______译码输出,B.______

信号和C.______信号的逻辑函数. 39、当代流行的标准总线追求与A.______、B.______、C.______无关的开发标准。 40、CPU周期也称为A.______;一个CPU周期包含若干个B.______。任何一条指令的指令周期至少需要C.______个CPU周期。

41、RISC CPU是克服CISC机器缺点的基础上发展起来的,它具有的三个基本要素是:(1)一个有限的A.______;(2) CPU配备大量的B.______;(3) 强调C.______

5


计算机组成原理复习题.doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:2.防腐剂(4).ppt.Convertor

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: