CC2530中文数据手册完全版(Word版)
图 1-1 CC253x 方框图................................................................................................... 16 图 2-1 XDATA 存储空间(显示 SFR 和 DATA 映射)...............................................................22 图 2-2 CODE 存储空间................................................................................................... 23 图 2-4 中断概览............................................................................................................ 37 图 3-1 外部调试接口时序................................................................................................. 45 图 3-2 一个字节的传输.................................................................................................... 45 图 3-3 典型的命令序列——没有额外等待响应........................................................................ 46 图 3-4 典型的命令序列。等待响应...................................................................................... 47 图 3-5 突发脉冲写命令(前 2 个字节)................................................................................ 50 图 4-1 系统时钟概览.......................................................................................................57 图 6-1 使用 DMA 的闪存写............................................................................................... 67 图 8-1 DMA 操作...........................................................................................................85 图 8-2 可变长度(VLEN)传输选项.................................................................................... 87 图 9-1 自由运行模式.......................................................................................................95 图 9-2 模模式............................................................................................................... 96 图 9-3 正计数/倒计数模式................................................................................................96 图 9-4 输出比较模式,定时器自由运行模式........................................................................... 99 图 9-5 输出比较模式,定时器模模式................................................................................. 100 图 9-6 输出比较模式,定时器正计数/倒计数模式.................................................................. 101 图 9-7 定时器在 IR 产生模式的方框图................................................................................103 图 9-8 调制的波形示例.................................................................................................. 103 图 9-9 IR 线性化的方框图.............................................................................................. 104 图 11-1 睡眠定时器捕获(使用 P0_0 的上升沿为例)............................................................ 119 图 12-1 ADC 方框图.....................................................................................................122 图 13-1 随机数发生器的基本结构.......................................................................................129 图 14-1 信息认证计划块 0.............................................................................................. 133 图 14-2 认证标志字节................................................................................................... 133 图 14-3 信息加密程序块................................................................................................ 134 图 14-4 加密标志字节................................................................................................... 134 图 17-1 USB 控制器方框图.............................................................................................150 图 17-2 IN/OUT FIFO..................................................................................................154 图 19-1 调制.............................................................................................................. 180 图 19-2 I / Q 当传送一个 0 符号芯片序列时的相位, TC = 0.5 μs............................................. 180 图 19-3 IEEE 802.15.4 帧格式 [1]的示意图展示................................................................181 图 19-4 帧控制域的格式(FCF)......................................................................................181 图 19-5 写入 TX FIFO 的帧数据.......................................................................................183 图 19-6 TX 溢出.......................................................................................................... 184 图 19-7 发送的同步头................................................................................................... 185 图 19-8 FCS 硬件实现.................................................................................................. 186 图 19-9 SFD 信号时序.................................................................................................. 188 图 19-10 过滤脚本(接收期间产生异常)........................................................................... 190