从CPU 接受10个时钟长度的时钟序列。前4个时钟用4位地址从ADDRESS端装载地址寄存器,选择所需的模拟通道,后6个时钟对模拟输入的采样提供控制时序。模拟输入的采样起始于第4个I/OCLOCK的下降沿,而采样一直持续6个I/O CLOCK周期,并一直保持到第10个I/O CLOCK的下降沿。转换过程中,CS的下降沿使DATA OUT引脚脱离高阻状态并 起动一次I/O CLOCK的工作过程。CS的上升沿终止这个过程并在规定的延迟 时间内使DATA OUT引脚返回到高阻状态,经过两个系统时钟周期后禁止I/O CLOCK和ADDRESS端。
2.软硬件设计要点
TLC1543的三个控制输入端CS、I/O CLOCK、ADDRESS 和一个数据输出端DATA OUT遵循串行外设接口SPI协议,要求微处理器具有 SPI接口。但大多数单片机均未内置SPI接口(如目前国内广泛采用的MCS51 和PIC系列单片机),需通过软件模拟SPI协议以便和TLC1543接口。TLC1543 芯片的三个输入端和一个输出端与51系列单片机的I/O口可直接连接。
软件设计中,应注意区分TLC1543的11个模拟输入通道和3个内部测试 电压地 址。 附 表为 模拟 通道和 内部 电压测 试地 址。程 序 软件 编 写 应 注 意 TLC1543通道地址必须为写入字节的高四位,而CPU读入的数据是芯片上次A/D转换完成的数据。
模拟输入通道选择
A0
输入寄存器地址(2进制) 0000