A. PCI总线是一个与处理器无关的高速外围总线
B. PCI总线的基本传输机制是猝发式传输
C. PCI设备不一定是主设备
D. 系统中只允许有一条PCI总线
18. 带有处理器的设备一般称为__A____设备。
A. 智能化 B. 交互式 C. 远程通信 D. 过程控制
19. 发生中断请求的可能条件是__BCD____。
A. 一条指令执行结束 B. 一次I/O操作开始
C. 机器内部发生故障 D. 一次DMA操作开始
20. 采用DMA方式传送数据时,每传送一个数据就要用一个___A___时间。
A. 指令周期 B. 机器周期 C. 存储周期 D. 总线周期
专科生期末试卷五
一.选择题(每小题1分,共20分)
1. 对计算机的产生有重要影响的是__B____。
A.牛顿 维纳 图灵 B.莱布尼兹 布尔 图灵
C.巴贝奇 维纳 麦克斯韦 D.莱布尼兹 布尔 克雷
2. 定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是__A____。
A.-215 ─215-1 B.-215-1─215-1 C.-215+1─215 D.-215─215
3. 下列数中最小的数是___A___。
A.(101001)2 B.(52)8 C.(2B)16 D.(44)10
4. 已知X<0且[X]原 = X0.X1X2 Xn,则[X]补可通过__C____求得。
A.各位求反,末位加1 B.求补 C.除X0外各位求反末位加1 D.[X]反-1
5. 运算器虽有许多部件组成,但核心部件是__B____。
A.数据总线 B.算术逻辑运算单元 C.多路开关 D.累加寄存器
6. EPROM是指___D___。
A.读写存储器 B.只读存储器
C.可编程的只读存储起器 D.光擦除可编程的只读存储器
7. 某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围是__C____。
A.0 ─ 4MB B.0 ─ 2MB C.0 ─ 2M D.0 ─ 1M
8. 双端口存储器所以能高速进行读写,是因为采用___B___。
A.高速芯片 B.两套相互独立的读写电路 C.流水技术 D.新型器件
9. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用__C____。
A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式
10. 指令周期是指___C___。
A.CPU从主存取出一条指令的时间 B.CPU执行一条指令的时间
C.CPU从主存取出一条指令加上执行这条指令的时间 D.时钟周期时间
11. 同步控制是___C___。
A.只适用于CPU控制的方式 B.只适用于外围设备控制的方式
C.由统一时序信号控制的方式 D.所有指令控制时间都相同的方式
12. 从信息流的传送效率来看,__B____工作效率最低。
A.三总线系统 B.单总线系统 C.双总线系统 D.多总线系统
13. 一个256K×8的DRAM芯片,其地址线和数据线总和为 C
A.16 B.18 C.26 D.30