使用System Generator在Xilinx FPGA内部实现DSP算法(4)

2021-04-05 23:34

希望对大家有所帮助

低通滤波后信号波形如图:

这样我们的设计仿真部分完成了,从仿真的结果看,基本满足了设计的要求。

3.运行System Generator把设计转化为VHDL语言,并在ISE环境中添加必要的UCF(user constraint file,用户约束文件),对应好FPGA的管脚(前提是在FPGA开发板上有相应的DA芯片),综合,翻译,布线后,生成BIT文件,直接Down到FPGA,在DA的输出端,就可以看到输出的波形了 。


使用System Generator在Xilinx FPGA内部实现DSP算法(4).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:拔尿管前膀胱冲洗预防尿潴留的临床观察

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: