三、填空题
1.为保证动态RAM中的内容不消失,需要进行 ( ) 操作。
2.16K字节的存储芯片有( )根地址线,用它构成64K空间的存储器共需( )片,与8位机相连时需地址译码器74LS138至少( )片,若要求该地址空间为连续的,则译码器的引脚A应接地址线( ),引脚B接地址线( ),引脚C接地址线( )。
3. 随机存储器RAM主要包括( )和( )两大类。 4.构成64K*8的存储系统,需8K*1的芯片( )片。
5.某存储模块的容量为64K,它的起始地址若为20000H,则末地址应为( )。
6.某RAM芯片的存储容量是8K×8bit ,则该芯片引脚中有几根地址线?几根数据线?如已知某半导体存储器芯片SRAM的引脚中有14根地址线和8根数据线,那么其存储容量应为( )。
7.电路结构如下,请给出图中RAM1和RAM2的地址范围。
8.某RAM芯片的存储容量是4K×8位,该芯片引脚中有( )根地址线,( )根数据线。
9.某16位微机系统的地址总线为20位,其存储器中RAM的容量为128KB,首地址为80000H,且地址是连续的。问可用的最高地址是( )H。
10.用2K×8的SRAM芯片组成32K×16的存储器,共需SRAM芯片( )片,产生片选信号的地址至少需要( )位。
11.8086中地址/数据线分时复用,为保证总线周期内地址稳定,应配置( ),为提高总线驱动能力,应配置( )。
12、8086和8088的地址总线有( )根,能寻址( )MB的存储器空间。 13.组成32M*8位的存储器,需要1M*4位的存储芯片共( )片。 14.8086CPU从偶地址中按字节读时,存储器数据进入数据总线的( ) ;从奇地址按字节读时,进入数据总线的( )。 15.1KB= ____1024___字节,1MB=___1024__KB。
16.某8086微处理器系统中设计了一个存储为128KB的SRAM存储器模块,约定该存储器模块的起始地址为80000H,则该存储器模块的末地址为 ( ) 。 17.设微机的地址总线为16位,其RAM存储器容量为32KB,首地址为4000H,且地址是连续的,则可用的最高地址是( )。 四.做图题
1、设某计算机要用32K*4的动态RAM存储器芯片扩展128K*8的存储器。请回答: (1)扩展该存储器系统共需要几片RAM芯片? (2)每块芯片应该有多少根数据线和多少根地址线?
(3)试画出存储器的组成图,并与CPU连接(设CPU有20根地址线)。 (4)根据所画出的连接图,确定其地址空间范围?
2、将一个8086微机系统再用16K*8的存储器芯片,它占的地址为D0000H至D7FFFH,试画出该存储器与CPU的接口图。
3、用16K*8的SRAM存储器芯片组成的64K字节的RAM存储器电器,试回答下列问题:
(1)试画出存储器的组成图,并与CPU连接,要求所组成的存储器空间从10000H开始并且是连续的。 (2)求各存储器的地址范围。
解答:
第3章 存储器系统
一、选择题
1.(B) 2.(B) 3.(B) 4.(D) 5.(C) 6.(A) 7.(C) 8.(C) 9.(D) 10.(B) 11.(C) 12.(B) 13.(C) 14.(C) 15.(B) 16.(D ) 17.(D) 18.(A ) 19.(B) 20.(D) 21.(B) 22.(D) 23.(D) 24.(A) 25.(C) 26.(A) 27.(C) 28.(A) 29.(A) 30.(A) 31.(A) 32.(A) 33.(A) 34.(A) 35.(C) 二、判断题
1.× 2.× 3.× 4.√ 5.√ 6.√ 7.× 8.√ 三、填空题 1. 定时刷新
2. 14; 4; 1;A14;A15 ;1或0 3. SRAM,DRAM 4.64 5. 2FFFFH
6.13根地址线,8根数据线;16KB
7. RAM1:92600H~927FFH RAM2:92A00H~92BFFH 8.12根地址线,8根数据线。 9.9FFFFH 10..32, 4_ 11. 锁存器, 驱动器 12. 20 ,1 13. 64
14..数据线低8位 数据线高8位 15. 1024, 1024 16. 9FFFFH 17. 0BFFFH
四.做图题
第4章 微机接口及总线技术
一.选择题
1.CPU与外设间数据传送的控制方式有( )。
(A)中断方式 (B)DMA方式 (C)程序控制方式 (D)以上三种都是 2.CPU与I∕O设备间传送的信号有( )。
(A)数据信息 (B)控制信息 (C)状态信息 (D)以上三种都是 3.在中断方式下,外设数据输入到内存的路径是( )。
(A)外设→数据总线→内存 (B)外设→数据总线→CPU→内存
(C)外设→CPU→DMAC→内存 (D)外设→I∕O接口→CPU→内存 4.CPU响应中断请求和响应DMA请求的本质区别是( )。
(A)中断响应靠软件实现 (B)速度慢 (C)控制简单
(D)响应中断时,CPU仍然仍控制总线,而响应DMA请求时,CPU要让出总线 5.将微处理器、内存储器及I/O接口连接起来的总线是( )。 (A)片总线 (B)外总线 (C)系统总线 (D)局部总线
6.在下列指令中,能使PC机CPU对I/O端口进行读写访问的是( )。 (A)中断指令 (B)串操作指令 (C)输入输出指令 9D)传送指令
9.在下列指令中,能使PC机CPU对I/O端口进行读写访问的是( )。 (A) 中断指令 (B) 串操作指令 (C ) 输入/输出指令 (D) 传送指令
10. 将微处理器、内存储及I/O接口连接起来的总线是( )。
(A)片总线 (B)外总线 (C)系统总线 (D)内部总线
11.支持无条件传送方式的接口电路中,至少应包含( )。
(A) 数据端口,控制端口 (B) 状态端口 (C) 控制端口 (D)数据端口 12.CPU与慢速的外设进行数据传送时,采用( )方式可提高CPU的效率。 (A) 查询 (B) 中断 (C) DMA (D) 无条件传送 13.当采用( )输入操作情况时,除非计算机等待,否则无法传送数据给计算机。 (A) 程序查询方式 (B) 中断方式 (C) DMA方式 (D) IOP处理机方式 14.微机中地址总线的作用是( )。
(A) 用于选择存储单元 (B) 用于选择进行信息传输的设备
(C) 用于指定存储单元和I/O设备接口电路的选择地址 (D) 用于确定操作对象
15.计算机使用总线结构便于增减外设,同时( )。 (A) 减少了信息的传输量 (B) 提高了信息的传输量
(C) 减少了信息传输线的条数 (D)增加了信息传输线的条数 16.微机中控制总线提供( )。
(A)来自I/O设备和存储器的响应信号 (B) 所有存储器和I/O设备的时序信号和控制信号
(C) 存储器和I/O设备的地址码 (D)上述(B)(A) 17. 占用CPU时间最长的数据传送方式是( )。
(A) DMA (B) 中断 (C) 查询 (D) 无条件
18.在微型计算机中将各个主要组成部件连接起来,组成一个可扩充基本系统的总线称之为( )。
(A) 外部总线 (B) 内部总线 (C) 局部总线 (D) 系统总线 19.现行PC机中,I/O口常用的I/O地址范围是( )。
(A) 0000H~FFFFH (B) 0000H~7FFFH (C) 0000H~3FFFH (D) 0000H~03FFH
20.PC机执行输出指令OUT时,向相应的I/O接口芯片产生的有效控制信号是( )。
(A) AEN (B) IOR (C) IOW (D) ALE
24.按与存储器的关系,I/O端口的编址方式分为( )。