石英晶体振荡器电路给数字钟提供一个稳定的脉冲信号,保证数字钟准确稳定。晶振出来的分频从3端出来为2Hz再把脉冲信号接入双D触发器由5端出来就是1Hz的脉冲。
对电路中所选择的集成器件进行功能、管脚说明。 4.1.3时间计数
时间计数有时计数,分计数,秒计数。时计数一般是24进制计数器,输出两位8421BCD码形式。分计数和秒技术都是60进制计数器,我们选用74LS90。 第一组计数器74LS90-1用来做秒计数,计数范围为0000~1001循环,每当计数到1001在输入一个计数脉冲为0000,这时74LS90-1就由高电平变成低电平输出一个脉冲到74LS90-2,作为74LS90-2一次秒十位计数。同时74LS90-1开始做下一个计数循环,秒十位计数6进制。
(1)秒计数器,译码,显示电路
列出所选芯片的管脚和集成块的逻辑功能表,说明在电路中的作用。 (2)分计数,译码,显示电路
分析工作原理,说明集成芯片的功能、管脚排列(需要查手册) (3)时计数,译码,显示电路
列出所选芯片的管脚和集成块的逻辑功能表,说明在电路中的作用。
4.1.4译码和显示电路
译码和显示电路是狮子座的计时最直观的表现。译码是把给定的代码翻译出来,把时分秒计数器输出的二进制代码翻译为相应的十进制。并通过LED数码管。而译码器采用CD4511器件组成,在译码显示电路输出的信号驱动下,显示出清晰的数字符号。 4.1.5校时电路
当重新接通或者出现误差时间需要校正时,通常首先截断正常的计数通路,然后进行人工触发计数信号加到需要校正的技术单元的输入端,校正后,再转入正常的计数。采用RS基本触发器和单刀双制开关组成。
列出所选芯片的管脚和集成块的逻辑功能表,说明在电路中的作用。
4.16报时电路
整点报时电路,根据要求,电路应该在5秒开始报时,当时间在59分54到59分59报时电路控制信号。
当时间在59分54到59分59时,分十位,分个位,秒十位保持不变。报时电路可选74LS30来构成,蜂鸣器是一种电压电声器件,两个输入端都是极性的,较长的引脚和高电位相连,而蜂鸣器的正极和电源相恋。
列出所选芯片的管脚和集成块的逻辑功能表,说明在电路中的作用。
4.2整机原理图
对整机工作原理作说明。
另外,需补充电路的PCB板图设计。