数字逻辑2014-2015(2)复习资料(2)

2019-09-01 22:57

能够从多路数据输入中选择一路作为输出的电路。8选1数据选择器74LS151,4选一数据选择器74LS153。

主要应用:函数发生器。

7、 数据比较器 8、 加法器 例:

一、选择题

1、1. 74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=000时,输出

应为( )。

A.11111110 B.11011111 C.11110111 D.11111011

2、电路的输出状态仅与当前的输入信号有关,与前一时刻的输出无关,这种电路为 A.组合电路 B.时序电路 C.门电路 D.分立元件

3、A.B.C.D.

4选1数据选择器构成逻辑函数产生器的电路连接如图所示,该

电路实现的逻辑函数是

4、四输入的译码器,其输出端最多为( )。

A.4个 B.8个 C.10个 D.16个

Y?C?AB?AB?ABC

5、如果对键盘上108个符号进行二进制编码,则编码器输出至少( )位二进制数码才能满足要求。

A.6 B.7 C.8 D.9 6、组合逻辑电路的特点是( )。

6

A.含有存储元件 B.输出、输入间有反馈通路 C.电路输出与以前状态无关 D.全部由计数器构成 7、欲实现一个三变量的组合逻辑函数,可选用( )电路的芯片 。 A.编码器 B.译码器 C.数值比较器 D.加法器

8、电路任意时刻的输出都与电路原来的状态无关,这样的电路是( )。 A.组合逻辑电路 B.时序逻辑电路 C. A、B都有可能 D. A、B都不是 9、在下列逻辑电路中,不是组合逻辑电路的是 ( ) 。 A. 译码器 B. 编码器 C. 全加器 D. 寄存器 10、

A、Y7Y6Y5Y4 B、Y7Y6Y3Y4 C、Y7Y6Y3Y1 D、Y7Y6Y5Y1

二、判断题

1、 共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱

动。 ( )

2、 八路数据分配器的地址输入(选择控制)端有8个。 ( )

3、 组合逻辑电路与时序逻辑电路的区别是组合逻辑电路的输出只与该时刻的输入有

关,时序逻辑电路与其正好相反。( )

4、 组合逻辑电路在每一个时刻的输出只与该时刻的输入有关,具有即时性。( ) 5、 寄存器、计数器都属于组合电路;编码器、译码器属于时序电路。( ) 6、 .数据选择器除用作多路开关外,还可以产生逻辑函数。( )

7、 数值比较器在比较两个多位数的大小时,是按照从低位到高位的顺序逐位比较的。

( ) 三、计算题

1、电路如图所示,请写出Y的逻辑函数式,列出真值表,指出电路完成了什么功能?

已知函数为F,要实现此函数可采用74LS138结合与非门电路实?m(1,3,6,7)?1现,器与非门接74LS138的输出端为 。

7

2、组合逻辑电路如右图所示:

1)分别写出Z1、Z2、Z3和Z的逻辑表达式; 2)根据Z的逻辑表达式列出真值表; 3)用文字描述该电路的逻辑功能;

A

B

C&Z1&&Z2&Z&Z33、 试分析下图逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑

图。

ABCABY

4、组合逻辑电路如右图所示: Z1A1)写出Z的逻辑表达式并列出真值表; ZB2)用文字描述该电路的逻辑功能; Z2Z35、在举重比赛中,有三名裁判,其中包括一名主C裁判和两名副裁判。比赛时,只有主裁判判定运动员成绩有效、加上至少一名副裁判判定运动员成绩有效时,该运动员的成绩才有效,试列出真值表,并求出函数式。 6、设计一多数表决电路。要求A、B、C三人中只要有半数以上同意,则决议就能通

过。但A还具有否决权,即只要A不同意,即使多数人意见也不能通过,要求用最少的与非门实现并画出电路图。

7、设计一个三输入奇校验电路,即输入奇数个1时输出为1,否则输出为0。要求:列

出真值表,并写出函数式。

8

8、74LS138可以作为函数发生器,试写出下图所示的函数表达式(不需要化简)。

9、用3线-8线译码器74LS138和门电路实现组合逻辑函数

10、 数据选择器可以作为函数发生器使用,四选一数据选择器74LS153的逻辑功能表如

下所示。试用74LS153产生下列逻辑函数,要求写出求解步骤,并画出电路图。(在原图上画即可)

11、 设计一个―逻辑不一致‖电路,要求4个输入逻辑变量取值不一致时输出为1,取值

一致时输出为0。 标准答案:(1)用M、N、P、Q代表四个输入逻辑变量,Z代表输出。(2)列真值表,求出函数式。

12、 数据选择器可以作为函数发生器使用,八选一数据选择器74LS151的逻辑功能表如

下所示。试用74LS151产生下列逻辑函数,要求写出求解步骤,并画出电路图。(在

原图上画即可)

9

第五章 集成触发器

1、基本触发器的电路结构及工作原理;

2、时钟触发器:RS触发器、D触发器、JK触发器、T触发器、T’触发器的特性方程、特性表、时序波形图

3、边沿触发器的时序波形图的画法。 例:

一、选择题与填空题

1、正边沿D触发器,在时钟脉冲CP正边沿到来前D为1,而CP正边沿后D变为0,则CP正边沿后为( )

A、Q=0 B、Q不定 C、Q?1 D、Q=1 2、存在约束条件的触发器是( ) 。

A.基本RS触发器 B.D锁存器 C.主从JK触发器 D.D触发器

3、由与非门构成的基本RS触发器,当R?0时,则( )。 ,S?1A、Q=1 B、Q=0 C、Q?0 D、Q不定 4、下列触发器具有空翻现象( )

A.基本RS 触发器 B.边沿D 触发器 C.同步D 触发器 D.主从JK 触发器 5、边沿式D触发器是一种( )稳态电路。

A.无 B.单 C.双 D.多 6、预将触发器置为―1‖态,应在异步复位端RD和异步置位端SD分别加( )电平信号。

?0,S?0?0,S?1DDDDA、R B、R

10


数字逻辑2014-2015(2)复习资料(2).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:V2019 中华人民共和国个人所得税法

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: