电路结构、电学指标 拓扑版图(O):拓扑单元名、单元宽度高度、I/O位置及名称 掩膜版图(A)
不同设计阶段调用不同描述
12. 集成电路的可测性设计是指什么?
什么是可测性设计?在尽可能少地增加附加引线脚和附加电路,并使芯片性能损失最小的情况下,满足电路可控制性和可观察性的要求
可控制:从输入端将芯片内部逻辑电路置于指定状态 可观察:直接或间接地从外部观察内部电路的状态
电路结构、电学指标 拓扑版图(O):拓扑单元名、单元宽度高度、I/O位置及名称 掩膜版图(A)
不同设计阶段调用不同描述
12. 集成电路的可测性设计是指什么?
什么是可测性设计?在尽可能少地增加附加引线脚和附加电路,并使芯片性能损失最小的情况下,满足电路可控制性和可观察性的要求
可控制:从输入端将芯片内部逻辑电路置于指定状态 可观察:直接或间接地从外部观察内部电路的状态