2. 将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称为( )。 A. 采样 B. 量化 C. 保持 D. 编码 3. 一个无符号8位数字量输入的DAC,其分辨率为( )。 A. 1 B. 3 C. 4 D. 8 二、填空题(每题3分) 第一章:
1. (5.375)10=( )2
(3D.4)16=( )10=( )8 2. (54.375)10=( )2
(8F.4)16=( )10=( )8 3. (37.375)10=( )2
(2C.4)16=( )10=( )8 第二章:
1. 逻辑代数的基本运算有 、 和 三种。
2. 逻辑代数的三种基本定理是 、 和 。 3. 函数Y=AB+BC的最小项表达式为 。 第六章:
1. 数字电路按照是否有记忆功能通常可分为两类: 和 。 2. 欲设计七进制计数器,如果设计合理,采用同步二进制计数器,最少应使用 个触发器。 3. 欲设计一个37进制的计数器至少需要用 片74LS160。 第七章:
1. 某台计算机的内存储器设置有32位的地址线,16位并行数据输入/输出端,则它的最大存储量是 。
2. 若存储器的容量为512K×8位,则地址代码应取 位。
3. 一个容量为1024×8位的静态RAM有 根地址线, 根数据线。 第十一章:
1. 和 是衡量A/D转换器和D/A转换器性能优劣的主要标志。 2. 权电阻网络D/A转换器的优点 ,缺点是 。
3. 在D/A转换器和A/D转换器中通常用 和 来描述转换精度。
三、化简题(每小题4分) 1. Y?AB?CD?ABD?AC?D
2. Y?AC(C?D?A?B)?BC((B??AD)??CE)? 3. Y?AC??ABC?ACD??CD 4. Y(A,B,C,D)?5. Y(A,B,C)?6. Y(A,B,C)?7. Y(A,B,C)?8. Y(A,B,C)?9. Y(A,B,C)??m(0,1,2,3,4,6,8,9,10,11,14)
?m(1,2,3,7) ?m(0,1,2,5,6,7) ?m(0,1,2,4)?d(5,6) ?m(1,2,4,7)?d(3,6) ?m(3,5,6,7,10)?d(0,1,2,4,8)
10. Y?AB?C??ABC?A?B?C?A?BC?,给定约束条件为A?B?C??A?BC?0。 11. Y?(A?C?D)??A?B?CD??AB?C?D,给定约束条件为AB?CD??AB?CD?
ABC?D??ABC?D?ABCD??ABCD?0。
12. Y?(AB??B)CD??((A?B)(B??C))?,给定约束条件为ABC?ABD?ACD?
BCD?0。
四、综合题
第四章:(每题7分)
1. 分析下图电路的逻辑功能,写出输出的逻辑函数式,列出真值表,说明电路逻辑功能的特点。
2. 分析下图电路的逻辑功能,写出Y1、Y2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。
3. 分析下图电路,写出输出Z的逻辑函数式。74HC151为8选1数据选择器,输出的逻辑
?A1?A0?)?D1(A2?A1?A0)?D2(A2?A1A0?)?D3(A2?A1A0)?D4(A2A1?A0?)? 函数式为Y?D0(A2?A0)?D6(A2A1A0?)?D7(A2A1A0)。 D5(A2A1
4. 试画出用3线-8线译码器74HC138和门电路产生如下多输出逻辑函数的逻辑图。
Y1?AC? ????Y?BC?ABC?2
5. 试用4选1数据选择器74HC153产生逻辑函数Y?AB?C??A?C??BC。
6. 试用8选1数据选择器74HC151产生逻辑函数Y?AC?A?BC??A?B?C。
第五章:(每题8分)
1. 在下图所示电路中,若CLK、S、R的电压波形如图中所示,试画出Q和Q?端与之对应的电压波形。假定触发器的初始状态为Q?0。
2. 已知脉冲触发JK触发器输入端J、K和CLK的电压波形如下图所示,试画出Q和Q?端对应的电压波形。假定触发器的初始状态为Q?0。
3. 已知CMOS边沿触发方式JK触发器各输入端的电压波形如下图所示,试画出Q和Q?端对应的电压波形。
第六章:
1. 分析下图计数器电路,说明这是多少进制的计数器。画出该电路的状态转换图(按Q3Q2Q1Q0排列)。