《数字逻辑》实验指导书

2018-11-15 12:43

四、实验提示

1.74LS73引脚11是GND,引脚4是VCC。

2.D触发器74LS74是上升沿触发,JK触发器74LS73是下降沿触发;

3.在测试D触发器和J-K触发器时,注意CLK在按下之前和按下之后对输出Q/Q的影响。 五、实验报告要求

1.根据实验内容1~4的结果作出各触发器的功能表;

2.根据实验内容5的实验结果画出电路的数字波形图,并分析电路的工作原理。

5

实验五 计数器

一、实验目的

1.掌握异步计数器和同步计数器的工作原理;

2.掌握集成同步十进制计数器74LSl62的功能和使用方法。 二、实验器件和设备

1.双J-K触发器74LS73 2.同步4位BCD计数器74LS162 3.四2输人正与门74LS08 4.TDS-2数字电路实验系统 三、实验内容

1.图5-1为由J-K触发器构成的3位异步二进制计数器。输出Q2、Q1、Q0分别接LED指示灯,使用单脉冲做为计数时钟,测试计数器的功能,观测计数状态,并记录。

2片 1片 1片 1台

图5-1 3位异步二进制计数器

2.图5-2为由J-K触发器构成的3位同步二进制计数器。输出Q2、Q1、Q0分别接LED指示灯,使用单脉冲做为计数时钟,测试计数器的功能,观测计数状态,并记录。

图5-2 3位同步二进制计数器

3.图5-3为集成4位同步十进制计数器74LSl62的应用图例,RCO、QD、QC、QB、QA分别LED指示灯,使用单脉冲做为计数时钟,测试计数器的功能,观测计数状态,并记录。 四、实验报告要求

1.作出实验内容1和2的功能表,并画出在连续计数脉冲下Q2、Q1、Q0的波形图;

2.根据实验3的结果画出在连续计数脉冲下RCO、Q2、Q1、Q0的波形图。

图5-3 4位同步十进制计数器

6

实验六 集成计数器的应用

一、实验目的

1.掌握计数器74LSl62的功能和级连方法; 2.掌握任意模计数器的构成方法。 二、实验说明

1.计数器器件是应用较广的器件之一。它有很多型号,各自完成不同的功能,供不同的需要选用。本实验选用十进制BCD同步计数器74LSl62作为实验用器件,其引脚图见附录A。Clock是时钟输入端,上升沿触发计数触发器翻转。使能端P和T均为高电平时允许计数,使能端T为低电平时禁止进位Carry产生。同步预置端Load加低电平时,在下一个时钟的上升沿将计数器置为预置数据端的值。清除端Clear为同步清除,低电平有效,在下一个时钟的上升沿将计数器复位为0。在计数值等于9时,进位位Carry为高,脉宽是1个时钟周期,可用于级联。

2.实验前应充分了解74LSl62的特性,并按实验内容的要求设计出实验电路。 三、实验所用器件和设备

1.同步4位BCD计数器74LS162 2.二输入四与非门74LS00 3.TDS-2数字电路实验系统 四、实验内容

1.用1片74LSl62和1片74LS00并采用复位法构成一个模7计数器。输出QD、QC、QB、QA

分别接LED指示灯,使用单脉冲做为计数时钟,观测计数状态,并记录。

2.用1片74LSl62和1片74LS00并采用置位法构成一个模7计数器。输出QD、QC、QB、QA

分别接LED指示灯,使用单脉冲做为计数时钟,观测计数状态,并记录。

3.用2片74LSl62和1片74LS00构成一个模60计数器。2片74LSl62的QD、QC、QB、QA分别接两个数码管的D、B、C、A,使用单脉冲做为计数时钟,观测数码管数字的变化,并记录。 五、实验前要求

1.实验前应认真准备,仔细设计出实验方案,画出完整的实验电路图和实验接线图。 六、实验报告要求

1.画出复位法构成的模7计数器的电路图,写出单脉冲做计数脉冲时,QD、QC、QB、QA的状态转移表。画出连续计数脉冲下QD、QC、QB、QA波形图。

2.画出置位法构成的模7计数器的电路图,写出单脉冲做计数脉冲时,QD、QC、QB、QA的状态转移表。画出连续计数脉冲下QD、QC、QB、QA波形图。

3.画出模60计数器电路图。

2片 1片 1台

7

实验七 时序逻辑电路

一、实验目的

1.掌握时序逻辑电路的分析和设计方法。 二、实验所用器件和设备

1.双J-K触发器74LS73 2.双D触发器74LS74 3.四2输人正与非门74LS00 4.TDS-2数字电路实验系统 三、实验内容

1.图7-1为由J-K触发器构成的同步计数器,请用实验的方法做出电路完整的状态转移表、状态转移图和波形图(Clock采用手动脉冲)。

2片 2片 1片 1台

图7-1 同步计数器

2.用D触发器(74LS74)和与非门(74LS00)设计一个按循环码规律工作的计数器,其编码为:000?001?011?111?101?100?000,并通过实验的方法验证设计的准确性。 四、实验提示

1.对于实验内容1,必要时可将J-K触发器的J和清零端CLR接到电平开关,以便能够手动迫使计数器进入某个特定的初始状态。

2.对于实验内容2,必要时可将D触发器的置位端PR和清零端CLR接到电平开关,以便能够手动迫使计数器进入某个特定的初始状态。 五、实验报告要求

1.对于实验内容1,应认真规划实验步骤,做好实验记录,并做出完整的状态转移表、状态转移图和波形图;

2.对于实验内容2,应包含完整的设计过程(编码方案、状态转移表、激励方程和电路图)、实验步骤和实验记录。

8

实验八 GAL组合逻辑

一、实验目的

1.以GAL16V8为例,了解GAL的工作原理、特性和使用方法;

2.初步掌握使用ABEL-HDL语言编程实现较复杂的组合逻辑的功能。 二、实验所用器件和设备

1.GALl6V8 2.GAL编程系统 3.TDS-2数字电路实验系统 三、实验内容

1.设计一个4-1数据选择器并测试其功能; 2.设计一个3-8译码器并测试其功能; 3.设计一个8-3编码器并测试其功能。 四、实验提示

1)首先按功能要求设计逻辑函数,然后用ABEL-HDL语言描述;

2)用ispExpert软件实现设计输入和编译综合,生成JEDEC类型的文件; 3)用编程器将JEDEC文件写入GALl6V8器件,然后进行测试并记录。 四、实验报告要求

1.写出实验的功能表(或逻辑函数)和ABEL语言程序; 2.给出器件测试的实验步骤和实验记录。

1片 1套 1台

9


《数字逻辑》实验指导书.doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:五年级语文寒假作业

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: