触发器应用设计实验
【实验目的】
1、了解并掌握各种触发器的功能及特点。 2、掌握JK触发器的逻辑功能及应用。
3、了解分频的概念并掌握使用触发器设计分频器的方法。 【知识要点】
1、74LS112是一个双JK触发器芯片,逻辑图如下:
图1. 74LS112的逻辑图 图2. EWB软件中74LS112的引脚图
注意:有些书或资料对芯片引脚的标示并不统一,如上两图中的第1、4、13、10、14、15号引脚。只要芯片型号相同,同一引脚对应的功能相同。例如,第1号引脚,图1标示为CP,图2标示为1CLK,2者都表示时钟输入,功能并无差异,请使用时注意。
JK触发器中SD(或PRE’)为置1端;CD(CLR’)为置0端。其功能表如下:
图3 JK触发器的功能表
注意:74LS112中的JK触发器为下降沿触发器。 2、74LS74为双D触发器。 资料请同学查找。 【实验内容】
1、使用一个JK触发器实现D触发器,要求使用电子设计仿真软件(mulitisim或Quartus II或MaxPlusII)仿真实现,并画出仿真波形。 2、使用一个JK触发器实现T触发器,要求使用电子设计仿真软件(mulitisim或Quartus II或MaxPlusII)仿真实现,并画出仿真波形。
JK触发器实现D触发 JK触发器实现T触发器
3、使用触发器设计一个8进制加法计数器,输出形式不限。要求先仿真,再进行实际连线操作。 (1)8进制加法计数器原理图
(2)8进制加法计数器布线图
(3)测试数据表格 CP数 0 1 2 3 4 二进制数 十进制数 CP数 5 6 7 8 二进制数 十进制数 思考题:如何用触发器实现分频电路?请画出使用触发器实现的4分频电路及输出波形,触发器类型不限。 【实验要求】
要求按实验内容自行设计电路,并完成电路仿真。在实验装置中完成8进制加法计数器的连接和测试,测试表格自制。
【报告要求】
要求在实验报告中写出设计思路和设计过程。画出仿真原理图和仿真结果。列出元器件清单。写出实验结果及实验总结。
可能用到的芯片(74ls112、74ls74)