电压放大电路设计(2)

2018-11-24 18:56

第一步:选取UBQ=3V,得UBE=2.3V,根据ICQ=2mA,取RE=1.15k。结合实验室器材供应,微调上述各参数得UBQ?3.3V,UE?2.6VRE?1.3K。 第二步:取RC?2.6K,则UCQ?VCC?ICQRC?6.8V。

第三步: 根据分压式电路的原理结合公式,得R2?VCC?UBQUBQ?UBQ(5-10)ICQ?15K,

R1??43K.图中取R1为100K发动变阻器和10K的组合。

第四步:耦合电容和旁路电容的选取应较大,保证电路的频率范围满足经过计算取C1?C2?47uF,考虑到旁路电容折算到基极fL?100Hz,fH?100kHz。时要除以1??,所以选择C3?100uF。 第四步:根据实际计算?=245

Ri?R1||R2||rbe?39.5K||15K||(0.3?246?262?10)K?2.58K

?3Ro=RC?2.6K

3) 仿真结果

CH1为源信号Us; CH2为输入信号Ui;

CH3为输出信号Uo.

7. 对于小信号放大器来说一般希望上限频率足够大,下限频率足够小,根据您所学的理论

知识,分析有哪些方法可以增加图3-3中放大电路的上限频率,那些方法可以降低其下

限频率。

答:1、增大上限截止频率:fH?12?[rb'e||(rbb?rs||RB)]?CM?1,CM为密勒电容。由

此可知要增大上限截止频率,可以增大RB,即可以同比例增大 R1,R2。

2、减小下限截止频率:fL??3~10?12???RC?RL??C212???RS?rbe??C1

fL??3~10?,fL??1~3?2??(RE//1RS?rbe1??)?CE,因此可以通过

适当增大旁路电容及耦合电容C1、C2、CE来减小下限截止频率。 8. 负反馈对放大器性能的影响

答:设反馈系数为F,中频电压增益为A,闭环电压增益为Af。

A1?A?F1、提高放大倍数的稳定性:由Af=,得

dAfAf=AdA1?A?FA。即负反馈使闭

环电压放大倍数的相对变化量减小为开环时的2、减小非线性失真。

11?A?F倍,提高了放大倍数的稳定性。

3、扩展通频带:fHf=(1?A?F)?fH,引入负反馈后,放大电路的上限截止频率提高了(1?A?F)倍。BWf=(1?A?F)?BW,通频带也提高了(1?A?F)倍。

4、对于串联负反馈,增大了输入阻抗:Rif=(1?A?F)?Ri;减小了输出阻抗

Rof=Ro1?A?F。对于并联负反馈:减小了输入阻抗Rif=Ri1?A?F;增大了输出阻抗

Rof=(1?A?F)Ro。

9. 设计一个由基本放大器级联而成的多级放大器,

已知:VCC=12V,Ui=5mV,RL=1KΩ,T为9013

要求满足以下指标:| Au |>100,Ri>1 KΩ,RO<100Ω 1) 仿真原理图

XSC1VCC12VTektronixPG1234TR7100kΩ1.967m30%-Key=A+AU1DC 1e-009Ohm+1.891m-AU4DC 1e-009OhmU5+R12.6kΩ+5.7343.176-V-VU3DC 10MOhmC147μFR310kΩQ1Q2DC 10MOhmR51kΩV17mVrms 1kHz 0° SXT2907AC247μFC3100μFSXT2907AR415kΩRi2 R21.3kΩR63.3kΩR83kΩ 2) 参数选择计算 在基础要求的基础上,通过级联一个共集组态来减小输出阻抗,同时将共集组态较大的输入阻抗作为前一级的负载,提高放大倍数。 上图中Ri2?rbe?(1??)?R6||R8?390K, 所以第一级的放大倍数为:Au1??(Ri2||R1)rbe?245?2.63.485?182.78

第二级放大倍数为:Au2?(1??)?R6||R8rbe?(1??)?R6||R8?386.6390?0.99

总的放大倍数为Au?Au1?Au2?181.2

3) 仿真结果

CH1为源信号Us; CH2为输入信号Ui; CH3为输出信号Uo.

由仿真结果看输入为5mV时输出为873mV,放大倍数为174.6,与理论数值接近。 幅频特性仿真图:

相频特性仿真图:

三、实验内容 1. 基本要求:


电压放大电路设计(2).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:暗付井-110平巷作业规程

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: