图P5.5
?各输入端的电压波形如图P5.9所示,SD??1,5.9若主从结构SR触发器的CLK、S、R、RD
试画出Q、Q?端对应的电压波形。
图P5.9
?、SD?、J、K端的电压波形如图P5.12所示,试画出Q、5.12若主从结构JK触发器CLK、RDQ?端对应的电压波形。
图P5.12
5.15已知CMOS边沿触发方式JK触发器各输入端的电压波形如图P5.15所示,试画出Q、
Q?端对应的电压波形。
图P5.15
5.18设图P5.18中各触发器的初始状态皆为Q=0,试画出在CLK信号连续作用下各触发器输出端的电压波形。
图P5.18
5.21在图P5.21所示的主从JK触发器电路中,CLK和A的电压波形如图中所示,试画出Q端对应的电压波形。设触发器的初始状态为Q=0。
图P5.21
5.24试画出图P5.24所示电路输出端Y、Z的电压波形。输入信号A和CLK的电压波形如图中所示。设触发器的初始状态均为Q=0。
图P5.24
第6章作业
6.4试分析图P6.4时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,检查电路能否自启动。
图P6.4
6.7分析图P6.7的时序逻辑电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。
图P6.7
6.12分析图P6.12的计数器电路,画出电路的状态转换图,说明这是多少进制的计数器。十六进制计数器74LS161的功能表如表6.3.4所示。
74LS161的功能表?LD?EPCLKRDET××101功能异步置零同步预置数保持保持(但C=0)计数×01×0111××0×××111
图P6.12 表6.3.4
6.13试分析图P6.13的计数器在M=1和M=0时各为几进制。74160的功能表与表6.3.4相同。
1
图P6.13
6.16设计一个可控进制的计数器,当输入控制变量M=0时工作在五进制,M=1时工作在十五进制。请标出计数输入端和进位输出端。
6.19图P6.19电路是由两片同步十进制计数器74160组成的计数器,试分析这是多少进制的计数器,两片之间是几进制。74160的功能表与表6.3.4相同。
图P6.19
6.21画出用两片同步十进制计数器74160接成同步三十一进制计数器的接线图。可以附加必要的门电路。74160的逻辑图和功能表见图6.3.21和表6.3.4。
图6.3.21
6.32用JK触发器和门电路设计一个4位格雷码计数器,它的状态转换表应如表P6.32所示。
计数 顺序 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 电路状态 Q3 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 Q2 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 0 Q1 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 Q0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 进位 输出C 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0