4位超前进位加法器设计

2019-01-03 18:01

、、

模拟集成电路分析与设计课程设计报告

题 目 4位超前进位加法器设计

学院(部) 电控学院 专 业 电子科学与技术 班 级 学生姓名 学 号

1

前言

20世纪是IC迅速发展的时代。计算机等信息产业的飞速发展推动了集成电路(Integrated Circuit—IC)产业。大多数超大规模集成电路(Very Large Scale IC—VLSI)在日常生活中有着广泛的应用。在这些广泛应用的运算中,加法器是组成这些运算的基本单元。在高性能微处理器和DSP处理器中,加法器的运算时间至关重要。加法器运算常常处于高性能处理器运算部件的关键路径中,特别是在算术逻辑单元中加法器的运算时间对处理器的速度起着决定性的作用。随着微处理器的运算速度越来越快,对快速加法器的需求也越来越高。

当今,加法器的设计面临两大课题,首先是如何降低功耗。随着便携式IC产品例如MP3播放器,手机和掌上电脑等的广泛使用,要求IC工程师对现有运算模块的性能作进一步改进,尤其是在电路的功耗和尺寸方面。由于现在相应的电池技术难以和微电子技术的发展速度匹敌,这使得IC设计师遇到了许多限制因素,比如高速,大吞吐量,小尺寸,低功耗等。因此,这使得研究低功耗高性能加法单元持续升温。另一方面就是如何提高加法器的运算速度。因为加法运算存在进位问题,使得某一位计算结果的得出和所有低于它的位相关。因此,为了减少进位传输所耗的时间,提高计算速度,人们设计了多种类型的加法器,如超前进位加法器曼彻斯特加法器、进位旁路加法器、进位选择加法器等。它们都是利用各位之间的状态来预先产生高位的进位信号,从而减少进位从低位向高位传递的时间。

本文首先介绍了的加法器的类型以及其工作原理,然后重点分析了超前进位加法器的组成结构、结构参数以及其工作原理。分层设计了加法器的输入输出电路,并通过tanner软件进行仿真实验,从而验证了电路的准确信。

2

目 录

第一章 设计目标.......................................................................... .. 4 第二章 设计过程..............................................................................4 2.1 电路设计基础原理...............................................................4 2.2 电路各部分结构设计....................................................... ...6 2.3主要电路参数..................................................................... 16 第三章 电路图及其仿真................................................................20 3.1 用于仿真的电路图..................................................... ...... 23 3.2 仿真网表.............................................................................24 3.3 仿真波形.............................................................................24 第四章 鸣谢及课设总结和体会.................................................. 25 4.1 鸣谢.....................................................................................25 4.2 课设总结和体会.................................................................25 第五章 参考文献.......................................................................... 26

3

第一章 设计目标

1.根据电路原理图,给出电路的CMOS晶体管级电路设计。具体电路实现可以自由决定,如互补CMOS结构,传输管结构,动态电路等。

2.手工计算推导晶体管的参数。注意:将电路分为输入级,中间级和输出级三个模块进行处理。

3.要求进行功耗分析,并给出电路速度和功耗之间的合理折衷方案。4.利用EDA工具完成电路仿真,并分析仿真结果。如与手工计算结果存在误差,分析误差来源。

第二章 设计过程

2.1 电路设计基础原理

由全加器的真值表可得

Si和Ci的逻辑表达式:

定义两个中间变量Gi和Pi:

当Ai=Bi=1时,Gi=1,由Ci的表达式可得Ci=1,即产生进位,所以Gi称为产生量变 。若Pi=1,则Ai·Bi=0,Ci=Ci-1,

4

即Pi=1时,低位的进位能传送到高位的进位输出端,故Pi称为传输变量,这两个变量都与进位信号无关。 将Gi和Pi代入Si和Ci得:

进而可得各位进位信号的逻辑表达如下:

错误!未找到引用源。是低位来的进位,错误!未找到引用源。 (i=n-1,n-2,错误!未找到引用源。,1,0)是向高位的进位,错误!未找到引用源。是整个加法器的进位输入,而错误!未找到引用源。是整个加法器的进位输出。则

错误!未找到引用源。

(2-1)

错误!未找到引用源。 (2-2) 令:

错误!未找到引用源。

(2-3)

错误!未找到引用源。

(2-4)

则:

错误!未找到引用源。

(2-5)

只要 错误!未找到引用源。,就会产生向 i+1 位的进位,称 g 为进位产生函数;同样,只要错误!未找到引用源。,就会把错误!未找到引用源。传递到 i+1 位,所以称 p 为进位传递函数。把

5


4位超前进位加法器设计.doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:《应用密码学》胡向东版习题和思考题答案 (1)

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: