A.uI6?C.uI6?2323UUCC,uI2?,uI2?1313UUCC B.uI6? D. uI6?2323UCC,uI2?,uI2?1CCCCU31UCC
CC3UCC89. 单稳态触发器输出脉冲的宽度取决于( ) A.触发脉冲的宽度
C.电路本身的电阻、电容参数
B.触发脉冲的幅度 D.电源电压的数值
101. 由555定时器接成的施密特触发电路中,VCC=12V,VCO=6V,它的回差电压等于( )
A.8V
B.3V
C.4V
D.6V
105. 模/数转换器的分辨率取决于( )
B 输出二进制数字信号的位数,位数越多辨率越高 A.输入模拟电压的大小,电压越高,分辨率越高 C运算放大器的放大倍数,放大倍数越大分辨率越高 D.输入模拟电压的大小,电压越低,分辨率越高 134. 用来鉴别脉冲信号幅度时,应采用( )
A 稳态触发器 B双稳态触发器 C多谐振荡器 D施密特触发器 43.逐次逼近型A/D转换器转换开始时,首先应将( )
A. 移位寄存器最高位置1 B. 移位寄存器的最低位置1 C. 移位寄存器的所有位均置1 D. 移位寄存器的所有位均置0 48. 各种A/D转换器电路类型中转换速度最快的是( )
A.并联比较型 B.逐次渐近型 C.双积分型 100. 数字系统和模拟系统之间的接口常采用( )
A.计数器 B. 多谐振荡器 C. A/D转换器 D.译码器
D.计数型
113. 能把模拟信号转换为数字信号的电路为
A. 多谐振荡器 B. DAC C. ADC D. 施密特触发器 19. 为了把串行输入的数据转换为并行输出的数据,可以使用( )
A.寄存器 B.移位寄存器 C.计数器 D.存储器
21. 若将一个频率为10KHZ的矩形波变换成一个1KHZ的矩形波,应采用( )电路。 A.二进制计数器 B.十进制计数器 C.译码器 A. 前者各触发器是同步触发的,后者则不同步 29. 同步计数器和异步计数器的不同点是( )
B. 前者由 JK 端接受计数信号,后者则由时钟脉冲端接受计数信号
D.分频器
C. 前者计数慢,后者计数快
D. 前者是时序电路,后者是组合电路 39. 组合逻辑电路的特点是 ( )
A. 含有记忆元件 B. 输出、输入间有反馈通道 C. 电路输出与以前状态有关 D. 全部由门电路构成 40.同步时序电路和异步时序电路的区别在于异步时序电路( )
A.没有触发器 B.没有统一的时钟脉冲控制 C.没有稳定状态 D.输出仅与内部状态有关
44.计数器可由( )组成。
A. 含时钟脉冲输入的触发器 B. 不含时钟脉冲输入的触发器 C. 门电路 D. 时钟电路 45.移位寄存器与数码寄存器的区别是( )
A. 前者具有移位功能,后者则没有 B. 前者不具有移位功能,后者则有 C. 两者都具有移位功能和计数功能 D. 前者不具有数码存储功能 55. 能将正弦波变成同频率方波的电路为 ( )
C 施密特触发器 D无稳态触发器。 A 稳态触发器 B双稳态触发器 88. 计数器是一种( )
A. 组合逻辑电路 B. 时序逻辑电路 C. 脉冲整形电路 D. 时钟电路
90. 时序逻辑电路与组合辑电路的主要区别是( ) A. 时序电路只能计数,而组合电路只能寄存 B. 时序电路没有记忆功能,组合电路则有 C. 时序电路具有记忆功能,组合电路则没有 D. 时序电路具有计数功能,组合电路具有记忆功能
A. 加法器 B. 计数器 C.移位寄存器 D. 数值比较器。 114. 下列电路中,常用于数据串并行转换的电路为(
A 加法器 B. 计数器 C.移位寄存器 D. 数值比较器。
二. 填空题
1. 用高电平表示逻辑1状态,用低电平表示0状态,称为 。 2. 当i≠j时,同一逻辑函数的两个最小项mi·mj= 。 3. 边沿JK触发器的特性方程是 。
4. 用来表示时序电路状态转移规律及相应的输入、输出关系的图形称 为 。
5. 单稳态触发器可用于实现整形、延时和 功能。
6. 与逐次逼近型A/D转换器相比,双积分型A/D转换器的转换速度 。 8. PROM的基本电路结构是一个不可编程与逻辑阵列和一个 或逻辑阵列。 7. 一个容量为2K×8的存储器能存 位二进制数。 9. 十进制数(56)10转换为二进制数为 。
10. 逻辑函数F?AB?ABC?ABC?BC的最简与或式为 。 11.数字电路中正逻辑的或门电路与负逻辑的 电路是等效的。 12.逻辑函数F=A⊕B,它的与或表达式为 。 13.具有8个触发器的异步二进制计数器,有 种状态。
14. T触发器的特性方程是 。
15.单稳态触发器除了有整形和定时功能外,还有 功能。
16.与逐次逼近型A/D转换器相比,双积分型A/D转换器的抗干扰能力 。 17.若存储器有10根地址线和8根数据线,则存储器容量为 。
18. PROM的基本电路结构是一个可编程的或逻辑阵列和一个 与逻辑阵列。 19. 十进制数(56)10的8421BCD编码是 。
20. 将逻辑函数F?CD?CE?DE化简为最简与或式为 。 21.TTL 或门的多余输入端应接___ 电平。
22.逻辑函数F=A⊕B,它的或与表达式为 。 23.RS触发器,若R=S,则可完成 触发器的逻辑功能。 它的状态为Q3Q2Q1Q0= 。
24.四位同步二进制减法计数器的初始状态为Q3Q2Q1Q0=0101,经过9个CP时钟脉冲作用后, 26. A/D转换器输出的二进制代码位数越多,其量化误差 。
25. 触发器能将缓慢变化的非矩形脉冲变换成边沿陡峭的矩形脉冲。 27.若存储器有10根地址线和8根数据线,则存储器容量为 。
28.PLA的基本电路结构是一个 与逻辑阵列和一个可编程的或逻辑阵列。 29. 8421BCD编码为(0011 0100)8421BCD的十进制数是 。
成该操需要 时间。
30.某移位寄存器的时钟脉冲CP频率为10KHZ,若将存放在该寄存器中的数据右移8位,完 32. CMOS 门电路的闲置输入端不能 。 31. 给128个字符编码,至少需要 位二进制数。
33.触发器在某一时刻的输出状态,不仅仅取决于当时输入信号的状态,还与 状态 34.一个4位移位寄存器,经过 个时钟脉冲CP后,4位串行输入数码全部存入寄存器。 35.同步时序逻辑电路中所有触发器的时钟端应 。 36. A/D转换器输出的二进制代码位数越多,其转换精度 。 37.数码 10000111 作为自然二进制数时相应的十进制数为 。
38. PLA的基本电路结构是一个可编程与逻辑阵列和一个 或逻辑阵列。 39. 8421BCD编码为(0011 0100)8421BCD的十进制数,它转换为二进制数是 。 40.将模拟量转换为数字量,采用 ________ 转换器。 45. 逻辑函数的 表达式是唯一的。 42. 2n选1 数据选择器有 位地址码。
43. 存储容量为1024×4位RAM,其地址线有 条。
44. 数码 10000111 作为自然二进制数时相应的十进制数为 。 41. 逻辑函数F?CD?CEF?CD?CE变为与非--与非式 。
三. 基本电路
17. 试用八选一数据选择器实现逻辑函数F(ABCD)?22. 分析图示电路写出输出的逻辑表达式
?m(0,1,7,9,12)。
7. 试用八选一数据选择器实现以下逻辑函数F(ABCD)?ABC?BCD?ABC?ABCD 12. 试用八选一数据选择器实现逻辑函数F?ABC?ABD?ABC?BCD?ABD
8.试用3线一8线译码器74LS138生成多输出逻辑函数:Y1?AC Y2?ABC?ABC?BC
Y3?BC?ABC
18. 试用3线一8线译码器74LS138生成多输出逻辑函数:F?AB?BC
1F2??m(2,5,7)
23. 试用3线一8线译码器74LS138生成多输出逻辑函数:F1?ABC?AC F2?ABC? CAB28. 画出用3-8线译码器和门电路生成多输出函数的电路图,多输出逻辑函数为 Y1?ABC? Y2?AC?B CB C4. 试用可编程逻辑器件PLA产生如下一组组合逻辑函数,画出阵列图。
Y3?ABCD?ABCD Y2?AC? Y1?A?B B D9. 用可编程逻辑器件PLA产生如下一组组合逻辑函数,画出阵列图。
Y1?AB?AC?BC?CD Y2?AB?AC?B C14. 试用PROM实现一组多输出逻辑函数,画出存储矩阵的点阵图。
F1?ABC?ABC F2?ABCD?BC?DAB?ABC?D CFD3ABC D24. 用PROM设计一个组合逻辑电路,用来产生一组逻辑函数,画出存储矩阵的点阵图。
)? Y1(ABCD?m(0,2,3 , 1Y4()ABCD)?1?m(1,5,9 , 11)5. 分析如图74LS161电路,画出电路的状态转换图,说明构成的是几进制计数器?
30. 分析图示计数器电路,说明多少进制计数器,并列出状态转移表。
35. 分析示计数器电路,说明多少进制计数器,并列出状态转移表
40. 图示电路为可变进制计数器,试分析当控制变量M=1和M=0时,各为几进制计数器,
分别画出电路的状态转换图。