数字电子时钟的设计毕业设计 - 图文

2019-02-20 19:57

毕 业 设 计(论文)

题 系专 班 学 学

指导教师:

目:数字电子时钟的设计 : 业: 级: 生: 号: 职称:

摘 要

数字钟实际上是一个对标准频率(1Hz)进行计数的计数电路。振荡器产生的时钟信号经过分频器形成秒脉冲信号,秒脉冲信号输入计数器进行计数,并把累计结果以“时”、“分”、“秒”的数字显示出来。秒计数器电路计满60后触发分计数器电路,分计数器电路计满60后触发时计数器电路,当计满24小时后又开始下一轮的循环计数。一般由振荡器、分频器、计数器、译码器、数码显示器等几部分组成。

振荡电路:主要用来产生时间标准信号,因为时钟的精度主要取决于时间标准信号的频率及稳定度,所以采用石英晶体振荡器。

分频器:因为振荡器产生的标准信号频率很高,要是要得到“秒”信号,需一定级数的分频器进行分频。

计数器:有了“秒”信号,则可以根据60秒为1分,24小时为1天的进制,分别设定“时”、“分”、“秒”的计数器,分别为60进制,60进制,24进制计数器,并输出一分,一小时,一天的进位信号。

译码显示:将“时”“分”“秒”显示出来。将计数器输入状态,输入到译码器,产生驱动数码显示器信号,呈现出对应的进位数字字型。

由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路可以对分和时进行校时。另外,计时过程要具有报时功能,当时间到达整点前10秒开始,蜂鸣器1秒响1秒停地响5次。

为了使数字钟使用方便,在设计上使用了一个变压器和一个整流桥来实现数字钟电能的输入,使得可以方便地直接插入220V的交流电就可以正常地使用了。

关键词 : 数字钟;振荡;计数;校正;报时

ABSTRACT

A digital clock is actually a standard frequency (1Hz) to count count circuit. Produced by the clock signal oscillator is forming second pulse separate frequency signal, second pulse signal input counter, and the total count the, \\circuit, points counter circuit plan trigger after full 60 when, when the program counter circuit after 24 hours and start the next round of cycle count. Generally by oscillator, points, counters, the frequency of an decoder, digital display to wait for a few parts. Oscillating circuit: mainly used to produce the time standards of accuracy signal, because the clock mainly depends on the signal frequency and time standards, so stability using quartz crystal oscillator. Editor: because oscillator separate frequency produce standard signal frequency is very high, if only to get the \signal, need certain series can separate frequency separate frequency. Counter: there were \day into the system, set up separately \60 disables, 60 disables, 24 disables the counters and output a points, an hour, a day of binary signals.

Decode display: \decoder, produce drive digital display signal, presents the corresponding carry digit fonts. Because the start time of counting impossible and standard time (such as Beijing time), so it needs to agree on a school in the electrical circuit can add when to points and in school. In addition, timer process will have to strike the function, when time before the hour, 10 seconds began buzzer 1 second ring 1 second stop the 5 times. In order to make a digital clock use convenient, go up in the design USES a transformer and a rectifier bridge to achieve a digital clock power input, make easily plugged directly into 220V alternating currents can normally use.

Keywords: a digital clock; Oscillation; Counting; Correction; chime

目 录

第一章 数字电子钟的组成和工作原理 .................. 1

1.1数字钟的构成 ....................................................................................................... 1 1.2原理分析 ................................................................................................................. 1 1.3数字点钟的基本逻辑功能框图 .................................................................. 1

第二章 数字钟的电路设计 ........................... 2

2.1 电源电路的设计 ................................................................................................ 2 2.2 秒信号发生器的设计 ..................................................................................... 2

第三章 时间计数电路的设计 ............................. 4

3.1“分”、“秒”六十进制计数器 ................................................................... 4 3.2二十四进制计数器 ............................................................................................ 5 3.3译码显示电路 ......................................................................................................... 6

第四章 正点报时电路的设计 ......................... 7

4.1校时电路的设计 ................................................................................................. 7

第五章 数字电子钟的计数校正电路 ................... 8 第六章 电路的装配与调试过程 ....................... 9

6.1电路焊接 ................................................................................................................. 9 6.2调试过程 ................................................................................................................. 9

总结 参考文献

江西理工大学2011届本科毕业设计(论文)

第一章 数字电子钟的组成和工作原理

1.1数字钟的构成

数字钟一般由振荡器、分频器、计数器、译码器、显示器、较时电路、报时电路等部分组成,这些都是数字电路中应用最广的基本电路

1.2原理分析

数字钟实际上是一个对标准频率(1Hz)进行计数的计数电路。振荡器产生的时钟信号经过分频器形成秒脉冲信号,秒脉冲信号输入计数器进行计数,并把累计结果以“时”、“分”、“秒”的数字显示出来。秒计数器电路计满60后触发分计数器电路,分计数器电路计满60后触发时计数器电路,当计满24小时后又开始下一轮的循环计数。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路可以对分和时进行校时。另外,计时过程要具有报时功能,当时间到达整点前10秒开始,蜂鸣器1秒响1秒停地响5次。

1.3数字点钟的基本逻辑功能框图

1


数字电子时钟的设计毕业设计 - 图文.doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:操作系统课后答案

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: