44.在何种输入情况下,“与非”运算的结果是逻辑0。 A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 45.一个触发器可记录一位二进制代码,它有 个稳态。
A.0 B.1 C.2 D.3 E.4 46.对于JK触发器,若J=K,则可完成 触发器的逻辑功能。
A.RS B.D C.T D.Tˊ 47. 石英晶体多谐振荡器的突出优点是 。
A.速度高 B.电路简单 C.振荡频率稳定 D.输出波形边沿陡峭 48.若在编码器中有50个编码对象,则要求输出二进制代码位数为 位。 A.5 B.6 C.10 D.50 49.在下列逻辑电路中,不是组合逻辑电路的有 。
A.译码器 B.编码器 C.全加器 D.寄存器
52.8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。
A.1 B.2 C.4 D.8
53.把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。 A.4 B.5 C.9 D.20
四、将下列逻辑函数化简为最简与-或形式(方法不限,每小题4分) 1、Y?ABC?A?B?C 2、Y(A,B,C,D)?五、将函数
?(m3,m5,m6,m7,m10)给定约束条件为m0?m1?m2?m4?m8?0 化成最小项表达式。
六、试用4选1数据选择器实现逻辑函数 (1) Y?A,B,C??(2)试用双4
?m(0,2,3,4,6,7)
选1数据选择器CC14539实现组合逻辑函数
Z1?A?B?C?A?BC??AB?C??BC Z2?A?BC?AB?C?AB
已知CC14539的逻辑功能表达式和方框图如下:
?D10?A1?A0D11?A1A0?D12?A1A0D13)S1 Y1?(A1?A0?D20?A1?A0D21?A1A0?D22?A1A0D23)S2 Y2?(A1?A0
6
七.试写出图示ROM阵列逻辑图输出的函数F1、F2的表达式,并说明分别与什么逻辑门电
路逻辑功能等效。
八、(1)—用一片74LS138译码器和与非门设计一位全加器(要求给出详细的设计过程)。
(2)设计一个组合逻七、用与非门设计四变量的多数表决电路。当输入变量A、B、C、D有三个或三个以上为1时,输出为1;输入为其他状态时,输出为0。要求电路尽量简单。 (3)设计组合逻辑电路。该电路有三个输入变量A、B、C,一个控制输入变量X和一个输出F。当X=1时,执行“一致”功能,即A、B、C取值一致时F 为1,否则F为0;当X=0时,执行“多数表决器”功能,即输出F与输入的大多数状态一致。
九、如图1各触发器的初始状态为0,试画出在CP信号作用下,各触发器输出端的电压波形。(1) JCPKQQ1CPD-QQQ2CPCP
(2)下图所示电路初始状态为1态,试画出在CP,A,B信号作用下Q端波形,并写出触发器次态Q
ABCPQ=1DQCPABQn?1的函数表达式。
。(a)
7
&≥1ABCPJQABQCP。KQ。(b)
(3)、请根据施密特触发器的输入电压波形画出其在两种不同回差电压下的输出电压波形。
VI1VO
ui(a)ΔVT2ΔVT1Otuo(b)Otuo(c)Ot
8
(4)请根据施密特触发器的输入电压波形画出其输出电压波形。
VI1VO
VIVT+VT-0t
VO0t如
图(5)各触发器的初始状态为0,试画出在CP信号作用下,各触发器输出端的电压波形。
JCPKQQ1CPD-QQQ2CPCP
十、(1)已知74161的功能如下表所示,RCO(= Q3Q2Q1Q0?ET)是进位输出端。试用两片74161和与非门实现一个45进制计数器,画出连线图。
清零 预置 RD 0 1 1 1 1 LD × 0 1 1 1 使能 EP ET × × × × 0 × × 0 1 1 时钟 CP × ↑ × × ↑ 预置数据输入 输出 工作模式 异步清零 同步置数 数据保持 数据保持 加法计数 D3 D2 D1 D0 Q3 Q2 Q1 Q0 × D3 × × × × × × 0 0 0 0 D2 D1 D0 D3 D2 D1 D0 × × × 保 持 × × × 保 持 × × × 计数 (2)、将两片3位二进制优先编码器(8/3线)148扩展成为一个16/4线优先编码器,可以
添加适当的门电路。
9
(3)、 555电路如图3所示进行连接,请说出电路的名称,并画出υc和υo波形,计算输出信号的脉宽。
(4)、用两片同步十进制计数器74160(见图2)设计一个带进位输出端的32进制计数器,要求采用整体置数法,置入的数为全零,且两片74160之间是十进制。74160的功能表见表1。
表1
CP × 上升沿 × × 上升沿
(5)、已知74LS161功能表,试分析下列电路能构成几进制计数器,并画出状态转
RD LD EP ET × × × × 0 1 × 0 1 1 工作状态 置0 预置数 保持 保持(C=0) 计数 0 1 1 1 1 × 0 1 1 1 D0D1D2D3CEP
74160LDET
CPCPQ0Q1Q2Q3RD
换图.若用复位法实现该功能,电路应如何连接,画出电路图。
10