图5.4 执行MOV DATA+1,AX指令的时序参考图
(2) DATA+1虽然为奇地址,但是AL为八位存储器,故本条指令需用一个总线
周期,时序图如图5.5所示。
图5.5 执行MOV DATA+1,AL指令的时序参考图
- 5 -
(3) 执行OUT DX,AX(DX的内容为偶数 )指令的时序图如图5.6所示。
图5.6 执行OUT DX,AX指令的时序参考图
(4) 执行IN AL,0F5H指令的时序图如图5.7所示。
- 6 -
图5.7 执行IN AL,0F5H指令的时序参考图
23.8086最小方式下,读总线周期和写总线周期相同之处是:在 T1状态开始使
ALE信号变为有效 高 电平,并输出M/IO信号来确定是访问存储器还是访问I/O端口,同时送出20位有效地址,在T1状态的后部,ALE信号变为 低 电平,利用其下降沿将20位地址和BHE的状态锁存在地址锁存器中;相异之处从 T2 状态开始的数据传送阶段。
- 7 -