电子与信息工程学院电子技术基础
EDA实验报告
实验名称: EDA实验报告 实验类型:设计(验证、设计、创新) 班级: 2015级电信3班 学号: 201507014302 姓名:施婷婷
实验时间: 2017.10.23 指导老师:聂文亮成绩:
一、实验目的
1、熟悉Qualltus II软件的使用方法并熟练运用。 2、熟悉VHDL语言,了解VHDL语言的细节问题。 3、掌握异步计数器的原理
二、实验原理
a、系统原理框图
b、VHDL程序 LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY counter10 IS
PORT (CLK,RST,EN: IN STD_LOGIC; DATA: IN STD_LOGIC_VECTOR(3 DOWNTO 0); DOUT: OUT STD_LOGIC_VECTOR(3 DOWNTO 0); COUT: OUT STD_LOGIC; SEGOUT : OUT STD_LOGIC_VECTOR(7 DOWNTO 0); -- SEG7 Display O/P
SELOUT : OUT STD_LOGIC_VECTOR(7 DOWNTO 0); -- Select SEG7 O/P
M : OUT STD_LOGIC_VECTOR(3 DOWNTO 0) ); END counter10;
ARCHITECTURE behav OF counter10 IS
SIGNAL LED : STD_LOGIC_VECTOR( 3 DOWNTO 0); -- Number Display Signal
BEGIN
M <= \ SELOUT <= \PROCESS(CLK,RST,EN) VARIABLE Q:STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN
IF RST='0'THEN Q:=(OTHERS=>'0'); ELSIF CLK'EVENT AND CLK='1'THEN IF EN='1'THEN IF Q<9 THEN Q:=Q+1;
ELSE Q:=(OTHERS=>'0'); END IF; END IF; END IF; IF Q=\ ELSE COUT<='0';END IF; DOUT<=Q; LED<=Q; END PROCESS;
PROCESS (LED) BEGIN case LED is
when \when \when \when \when \when \when \when \when \when \when others => null; end case; end process;
end architecture behav; c、仿真波形设置
在这个实验中我设置了一个周期为10ns的时钟信号,70ns的使能信号,500ns的置零信号以及30ns的半进位输入信号。
d、管脚锁定文件
四、实验结果(附带说明) a、系统仿真情况
b、逻辑综合结果
c、硬件验证情况
五、实验总结