电子设计自动化实验指导
步骤4 引脚锁定 将所有的输入输出信号锁到FPGA的引脚上。
1.在当前界面执行“Assignment”-“Pin Planner”,如图2.21所示。此时出现锁引脚界面,如图2.22所示。
图2.21 锁引脚命令
图2.22 锁引脚界面
29
电子设计自动化实验指导
放大图2.22的界面,将ain[3]拖到94脚,如图2.23所示。除了这种方法外,也可以参考图2.22中的第2种方法。同样的方法,将其它引脚按表2.1一一锁好。
锁好引脚后,执行一次编译!(此步骤必不可少!!!)
图2.23 锁ain[3]引脚 表2.1 引脚锁定对应表
ain[3] ain[2] ain[1] ain[0] bin[3] bin[2] bin[1] bin[0] cin 94 续上表
led7s[0] led7s[1] led7s[2] led7s[3] led7s[4] led7s[5] led7s[6] co1 co0 142 143 144 147 148 149 150 159 160 95 96 97 99 100 101 102 103 注:此表可参考第一章中第3页的内容。
为说明此引脚锁定的原理,这里给出以下解释。
30
电子设计自动化实验指导
图2.24 9个输入信号
图2.25 输出信号接在数码管的引脚上
步骤5 下载 这是最后一步了!
1. 首先检查实验箱的串口有没有和电脑接好 2. 接好串口后,打开实验箱的电源开关
3. 启动桌面上的cplddown软件,如图2.26所示。
4. 找到要下载的文件,点击“下载CPLD”,如图2.27所示,等待下载完成。 5. 观察实现象,输入ain,bin,cin,看结果是否显示正确。
31
电子设计自动化实验指导
图2.26 设置串口和器件
图2.27 下载文件到CPLD
32
电子设计自动化实验指导
五. 实验报告要求及提示
1. 报告要求能给出实验现象,并对结果进行简要分析。 2. 给出本实验的体会。
3. 友情提示,此实验内容较多,请合理分配时间。
33