数字电子技术课程实践项目二

2019-03-27 19:01

上海大学

数字电子技术课程

实践项目

项目名称:__电子电路设计仿真___ 指导老师:_____徐美华________ 学 号:____12122272_______ 姓 名:_____翟自协________ 日 期:___2014/5/15______

前言

数字电子技术课程实践项目二:学习与使用电子电路仿真软件(如

EWB、MUTISIM等)软件对电子电路进行设计仿真,提交实验报告,从下列题目中任选1个。

1. 2. 3.

用下降沿触发的JK-FF组成四位同步加计数器、异步加计数器; 用上升沿触发的JK-FF组成四位同步减计数器、异步减计数器; 用74LVC161构成12进制加计数器、24进制加计数器、10进制减计数器; 4. 5.

用74LVC161对1kHz的脉冲信号进行5分频;

用555定时器构成的单稳态触发器、多谢振荡器、施密特触发

器进行设计和仿真。 所选题目:

1.用下降沿触发的JK-FF组成四位同步加计数器、异步加计数器;

目录

用下降沿触发的JK-FF组成四位同步加计数器 ............................... 4 时钟方程 ..................................................................................... 4 驱动方程 ..................................................................................... 4 状态方程 ..................................................................................... 4 状态转换真值表 .......................................................................... 5 状态转移图 ................................................................................. 5 电路图 ......................................................................................... 6 理论波形图 ................................................................................. 6 实验波形图 ................................................................................. 7 用下降沿触发的JK-FF组成四位异步加计数器 ............................... 9 时钟方程 ..................................................................................... 9 驱动方程 ................................................................................... 10 状态方程 ................................................................................... 10 状态转换真值表 ........................................................................ 10 状态转移图 ............................................................................... 11 电路图 ....................................................................................... 11 理论波形图 ............................................................................... 12 实验波形图 ............................................................................... 12

用下降沿触发的JK-FF组成四位同步加计数器

同步加计数器:同步计数器中,所有触发器的CP端是相连的,CP的每一个触发沿都会使所有的触发器状态更新。同步计数器中各触发器的CP端输入同一时钟脉冲,因此触发器的翻转状态就由它们的输入信号J、K端的状态决定。

时钟方程

CP0=CP1=CP2=CP3=CP

驱动方程

状态方程

状态转换真值表

计数顺序 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 Q3 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 Q2 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 状态 Q1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 Q0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 进位输出 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 状态转移图


数字电子技术课程实践项目二.doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:关于公布《北京市建筑施工企业主要负责人、项目负责人和专职安全

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: