5-6 已知D触发器各输入端的波形如习题5.6图所示,试画出Q和Q端的波形。
Q Q CP
Rd 1D C1 1
Rd D1 D2
D1D2 CP
D 1D2
Q
习题 D5.6图 解:先将D1、D2进行与运算得到D1D1D2作为D触发器的D输入端,对应2信号,再将
于D触发器的功能表,即可得到输出Q的波形
5-7 已知逻辑电路和输入信号如习题5.7图所示,画出各触发器输出端Q1、Q2的波形。设触发器的初始状态均为0。
Q1 Q2 CP1 1D 1D
CP1 CP2 C1 C1
CP2 Rd Rd
Q1 D1 D2
Q2
习题 5.7图
解:习题 5.7图中两个D均为上升沿触发,输入信号D始终为1,且两个D触发器的Rd端为高电平有效。由于初始状态均为0,故当CP1到来时,Q1首先由0变成1,使得Q1由1变成0,当CP2到来时,Q2也由0变成1,而此时的Q2=1又使得Q1由1变成0并使D2触发器Q2直接置0,故Q2的输出始终被钳制为0。其波形见习题 5.7图中。
5-8 已知JK信号如习题5.8图中所示,分别画出主从JK触发器和边沿(下降沿)JK触发器的输出端Q的波形。设触发器的初始状态为0。
CP
J
K
(主从)Q
(边沿)Q
习题 5.8图
解:主从JK触发器的波形按只能动作一次的特点画出的。
5-9 边沿JK触发器电路和输入端信号如习题5.9图所示,画出输出端Q的波形。
S
J1
J2 1J Sd & Q J3
CP C1 Q K1 & K2
1K Rd K3
R CP
S
R
J1
J2
J3
K1
K2
K3
1J 1K Q 置0 直接置0 直接置1 保持 置0 翻转 保持
习题 5.9图
5-10 集成JK触发器的电路图如习题5.11图所示。画出输出端QB的波形。设两触发器的初始状态均为0。
CP QA QB
习题 5.11图
解:根据波形图可知,QA输出的波形为CP的二分频信号,QB输出的波形为CP的四分频信号
5.11 试用D触发器和适当的门电路构成JK触发器和T触发器。解:见正文。