B.异步;
C.中央与局部控制相结合的; D.同步;
50.微程序放在___B___中。 A.存储器控制器; B.控制存储器; C.主存储器; D.Cache。
51.在CPU的寄存器中,___B___对用户是完全透明的。 A.程序计数器; B.指令寄存器; C.状态寄存器; D.通用寄存器。
52.运算器由许多部件组成,其核心部分是__B____。 A.数据总线;
B.算术逻辑运算单元; C.累加寄存器; D.多路开关。
53.DMA接口___B___。
A.可以用于主存与主存之间的数据交换; B.内有中断机制;
C.内有中断机制,可以处理异常情况; D.内无中断机制
54.CPU响应中断的时间是__C____。 A.中断源提出请求; B.取指周期结束; C.执行周期结束; D.间址周期结束。
55.直接寻址的无条件转移指令功能是将指令中的地址码送入__A____。 A.PC;
B.地址寄存器; C.累加器; D.ALU。
56.三种集中式总线控制中,___A___方式对电路故障最敏感。 A.链式查询;
B.计数器定时查询; C.独立请求; D.以上都不对。
57.一个16K×32位的存储器,其地址线和数据线的总和是__B____。 A.48; B.46; C.36; D.32.
58.以下叙述中错误的是__B____。
6
A.指令周期的第一个操作是取指令;
B.为了进行取指令操作,控制器需要得到相应的指令; C.取指令操作是控制器自动进行的; D.指令第一字节含操作码。
59.主存和CPU之间增加高速缓冲存储器的目的是__A____。 A.解决CPU和主存之间的速度匹配问题; B.扩大主存容量;
C.既扩大主存容量,又提高了存取速度; D.扩大辅存容量。
60.以下叙述__A____是错误的。
A.一个更高级的中断请求一定可以中断另一个中断处理程序的执行; B.DMA和CPU必须分时使用总线; C.DMA的数据传送不需CPU控制; D.DMA中有中断机制。
61.一条指令中包含的信息有__C____ 。 A.操作码、控制码; B.操作码、向量地址; C.操作码、地址码。
62.在各种异步通信方式中,___C___速度最快。 A.全互锁; B.半互锁; C.不互锁。
63.一个512KB的存储器,其地址线和数据线的总和是___C___。 A.17; B.19; C.27。
64.在下列因素中,与Cache的命中率无关的是 ___C___。 A.Cache块的大小; B.Cache的容量; C.主存的存取时间。
65.在计数器定时查询方式下,若计数从0开始,则___A___。 A.设备号小的优先级高;
B.每个设备使用总线的机会相等; C.设备号大的优先级高。
66.Cache的地址映象中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作___B___ 。 A.直接映象; B.全相联映象; C.组相联映象。
67.中断服务程序的最后一条指令是__C____。 A.转移指令; B.出栈指令;
C.中断返回指令。 68.微指令操作控制字段的每一位代表一个控制信号,这种微程序的控制(编码)
7
方式是___B___。 A.字段直接编码; B.直接编码; C.混合编码。
69.在取指令操作之后,程序计数器中存放的是__C____。 A.当前指令的地址; B.程序中指令的数量; C.下一条指令的地址。
70.以下叙述中___A___是正确的。 A.RISC机一定采用流水技术;
B.采用流水技术的机器一定是RISC机; C.CISC机一定不采用流水技术。
71.在一地址格式的指令中,下列 是正确的__B____。 A.仅有一个操作数,其地址由指令的地址码提供; B.可能有一个操作数,也可能有两个操作数; C.一定有两个操作数,另一个是隐含的。
72.在浮点机中,判断原码规格化形式的原则是___B___。 A.尾数的符号位与第一数位不同; B.尾数的第一数位为1,数符任意; C.尾数的符号位与第一数位相同; D.阶符与数符不同。
73.I/O采用不统一编址时,进行输入输出操作的指令是__C____。 A.控制指令; B.访存指令;
C.输入输出指令。
74.设机器字长为64位,存储容量为128MB,若按字编址,它的寻址范围是___B___ 。 A.16MB; B.16M; C.32M。
75.___B___寻址便于处理数组问题。 A.间接寻址; B.变址寻址; C.相对寻址。
76.超标量技术是__B____。
A.缩短原来流水线的处理器周期;
B.在每个时钟周期内同时并发多条指令;
C.把多条能并行操作的指令组合成一条具有多个操作码字段的指令。 77.以下叙述中___B___是错误的。
A.取指令操作是控制器固有的功能,不需要在操作码控制下完成; B.所有指令的取指令操作都是相同的;
C.在指令长度相同的情况下,所有指令的取指操作都是相同的。 78.I/O与主机交换信息的方式中,中断方式的特点是___B___。 A.CPU与设备串行工作,传送与主程序串行工作;
8
B.CPU与设备并行工作,传送与主程序串行工作; C.CPU与设备并行工作,传送与主程序并行工作。
79.设寄存器内容为11111111,若它等于 +127,则为__D____。 A.原码; B.补码; C.反码; D.移码。
80.设机器数采用补码形式(含l位符号位),若寄存器内容为9BH,则对应的十进制数为___C___。 A.-27; B.-97; C.-101; D.155。
81.设寄存器内容为80H,若它对应的真值是 – 127,则该机器数是______。 A.原码; B.补码; C.反码; D.移码。
82.下列叙述中______是正确的。
A.程序中断方式中有中断请求,DMA方式中没有中断请求; B.程序中断方式和DMA方式中实现数据传送都需中断请求; C.程序中断方式和DMA方式中都有中断请求,但目的不同; D.DMA要等到指令周期结束时才进行周期窃取。
83.设机器数字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其寻址范围是______。 A.224; B.223; C.222; D.221。
84.在中断接口电路中,向量地址可通过___B___送至CPU。 A.地址线; B.数据线; C.控制线; D.状态线。
85.在程序的执行过程中,Cache与主存的地址映象是由__D____。 A.程序员调度的; B.操作系统管理的;
C.由程序员和操作系统共同协调完成的; D.硬件自动完成的。
86.总线复用方式可以___C___。 A.提高总线的传输带宽; B.增加总线的功能;
C.减少总线中信号线的数量; D.提高CUP利用率。
9
87.下列说法中正确的是___C___。
A.Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分; B.主存储器只由易失性的随机读写存储器构成; C.单体多字存储器主要解决访存速度的问题;
D.Cache不与主存统一编址,Cache的地址空间不是主存地址空间的一部分。 88.在采用增量计数器法的微指令中,下一条微指令的地址___B___。 A.在当前的微指令中;
B.在微指令地址计数器中; C.在程序计数器; D.在CPU中。
89.由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由___B___来确定。 A.指令周期; B.存取周期; C.间址周期; D.执行周期。
90.RISC机器___B___。 A.不一定采用流水技术; B.一定采用流水技术;
C.CPU配备很少的通用寄存器; D.CPU配备很多的通用寄存器。
91.在下列寻址方式中,___B___寻址方式需要先计算,再访问主存。 A.立即; B.变址; C.间接; D.直接。
92.在浮点机中,判断补码规格化形式的原则是___C___。 A.尾数的第一数位为1,数符任意; B.尾数的符号位与第一数位相同; C.尾数的符号位与第一数位不同; D.阶符与数符不同。
93.I/O采用统一编址时,进行输入输出操作的指令是___B___。 A.控制指令; B.访存指令;
C.输入输出指令; D.程序指令。 94.设机器字长为32位,存储容量为16MB,若按双字编址,其寻址范围是___B___。 A.8MB; B.2M; C.4M; D.16M。
95.____C__寻址对于实现程序浮动提供了较好的支持。 A.间接寻址; B.变址寻址;
10