的余辉和人眼的视觉暂留作用,只要每位显示间隔足够短,则可以造成多位同时亮的假象,达到同时显示的效果。
5. 数码管的连接电路
图3-6
图3-6为数码管的引脚图,每位的段码线(a,b,c,d,e,f,g,dp)分别与1个8位的锁存器输出相连,由AT89S51控制组合0-9十个数据,如令其显示1则b,c引脚(即2,3引脚)送高电平,此时数码管显示1。由于各位的段码线并联,8位I/O口输出段码对各个显示位来说都是相同的
6. 控制部分
图3-7
AT89S51是美国ATMEL公司生产的低功耗,高性能CMOS 8位单片机,片内含4K bytes的
6
可系统编程的Flash只读程序存储器,器件采用ATMEL公司的高密度,非易失性存储技术生产,兼容标准8051指令系统及引脚。AT89S51提供以下标准功能:4K字节Flash闪速存储器,128字节内部RAM,32I/O口线,看门狗(WDT),两个数据指针,两个16位定时/计数器,一个5向量两级中断结构,一个全双工串行通信口,片内振荡器及时钟电路。
如图3-7所示,AT89S51有40引脚,双列直插(DIP)封装,所用引脚功能如下:
二、 VCC ——运行时加+4.5V 三、 GND ——接地
四、 XTAL1 ——振荡器反相放大器及内部时钟发生器的输入端 五、 XTAL2 ——振荡器反相放大器的输出端
六、 RST ——复位输入,高电平有效,在晶振工作时,在RST引脚上作用2个机器
周期以上的高电平,将使单片机复位。WDT溢出将使该引脚输出高电平,设置SFT
AUXR的DISRTO位(地址8EH)可打开或关闭该功能。DISRTO位缺省为RESET输出高电平打开状态。
七、 EA/VPP ——片外程序存储器访问允许信号。欲使CPU仅访问外部程序存储器(地
址为0000H-FFFFH),EA端必须保持低电平(接地),如果EA端为高电平(接Vcc
端),CPU则执行内部程序存储器中的指令。
八、 P1口,P2口——P1,P2是一组带内部上拉电阻的8位双向I/O口。运行时通过P1口
控制驱动电路的工作,将数据送到数码管,显示相应的段码,为了达到减少功耗或满足端口对最大电流的限制,应加上一限流电阻。P2.0——P2.5口控制数码管的位选,使六个数码管轮流显示数据,等于1时位选三极管导通,等于0 时位选三极管截止。
九、 无自锁开关——(S2-P3.7)开关接相应引脚P3.7,当开关按下时,相应引脚为低电
平0,断开时引脚为高电平1。
7
四、原理图与PCB图
图4-1
8
图4-2
五、 软件设计 (一). 程序流程图
9
T0中断 主程序开始 现场保护 重装定时器初值 设定定时器常数,开中断 满20次否? 秒值加1 满60秒否? 到1秒? 秒缓冲单元清零 分值加1 显示时间 满60分否? 分缓冲单元清零 时值加1 满24小时否? 时缓冲单元清零 恢复现场 结束
10