DE2-115 开发板上还有18 个拨动开关(参考图4-8)。这些开关没有去抖动电路,它们可以作为对电平敏感的电路的输入数据。每个开关都直接连接到Cyclone IV E FPGA。
当拨动开关在DOWN 位置(靠近开发板边缘)的时候,输出为低电平,当在UP 位置时,输出为高电平。
Cyclone IV E FPGA 到拨动开关间的详细引脚连接信息请参考表见前面引脚对应表格。
(6)LED指示灯的使用
DE2-115 开发板共有27 个直接由FPGA 控制的LED。18 个红色的LED 位于18 个拨动开关
的正上方,8 个绿色LED 可以在按钮开关的上方找到(第九个LED 位于七段数码管的中间)。 每一个LED 都由Cyclone IV E FPGA 的一个引脚直接驱动,其输出高电平则点亮LED,输出低电平LED 熄灭。图 4-9 给出了LED 和Cyclone IV E FPGA 之间的连接示意图。
四、Quartus ii 10.0在本实验中的使用
1. 新建一个文件夹FPGA,再启动QuratusII 2. 启动后界面
11
3. 点
新建工程,出现以下界面
4. 在出现的界面里第一行上选择新建的FPGA文件夹,第二行上输入myHDL,点finish完成后出现
如下界面
1 2
5. 再新建文件,选择“Verilog HDL File”
6. 出现编辑界面
7.
文本文件编辑器里,键入上述语句. Click Save. 这样就完成了Verilog HDL的输入。
1 3
8. 重新命名各信号引脚。双击某信号引脚(输入或输出),出现界面后修改信号引脚名称。再按“
”
进行预编译,检查是否有错。 9. 在主菜单点“Assignments”,下拉菜单中选“Device…”,在出现的界面中,“Family”选择“cyclone
IV E”,在下面列表中选与实验板FPGA主芯片对应的芯片名称,如“EP4CE115F29C7”,点“OK”确定
10. 点“
”选对应器件引脚。在出现的界面上选与实验板上对应的引脚与原理图输入输出引脚对
应。引脚输入输出对应开关和指示灯见DE2-115实验板使用手册。
1 4
11. 重新按“
”编译,编译时有“%”指示。
12. 连接实验板(USB),查看设备管理中有无“USB-Blaster”连接
13. 按主界面中图标“
”,在出现的界面中查看下载器件是否连接,编译后的文件是否在上面。
1 5