图24:PCB调用FSP布局信息placement.scr
图25:调用placement.scr布局信息之前
图26:调用placement.scr布局信息之后
(3)当PCB中的布局发生变化之后,也可以实时更新到FSP设计中,在FSP中
执行File/Update Placement From Board File命令,调用更新好的PCB,这样PCB的布局更新会实时调用到FSP设计中。
图27:FSP调入PCB更新信息
Cadence Allegro FPGA System Planner提供了一个完整的、可扩展的FPGA-PCB协同设计解决方案,用户可以用它创建设计最佳的引脚配置方案。它能够根据用户产品定义、接口连接、引脚配置规则(FPGA-rules)以及FPGA在PCB板上的实际布局,来进行FPGA引脚配置的综合优化。