(3)系统的数据位宽为16bit,则每组芯片组需要16个单片容量为16K*1为的SRAM
芯片所有整个系统应分为80/16=5个芯片组。
5.17 由一个具有8个存储体的低位多体交叉存储体中,如果处理器的访存地址为以下八进制值。求该存储器比单体存储器的平均访问速度提高多少(忽略初启时的延时)?
(1)10018,10028,10038,…,11008 (2)10028,10048,10068,…,12008 (3)10038,10068,10118,…,13008
此处题目有误,10018应为
10018,依次类推
低位多体交叉存储体包含8个存储体,故处理器每次可同时访问相邻8个地址的数据
(1)访存地址为相邻地址,故存储器比单体存储器的平均访问速度提高8倍; (2)访存地址为间隔2个地址,故存储器比单体存储器的平均访问速度提高4倍; (3)访存地址为间隔3个地址,但访存地址转换为十进制数为3、6、9、12、15、18、21、24、27,分别除8的余数为3、6、1、4、7、2、5、0、3,相当于访问体3,体6,体1,体4,体7,体2,体0,8个存储体访问可以交叉进行,故存储器比单体存储器的平均访问速度提高8倍