数字逻辑电路课程设计报告(09261030 范玉清)

2019-04-23 15:01

《数字逻辑电路》 课程设计指导书

一、课程设计的目的

1、学习数字逻辑等电路设计方法,熟知加减法器、编码器、译码显示的工作原理及特点;

2、培养勤奋认真、分析故障和解决问题的能力。 二、设计名称:设计一个一位十进制加减法器

三、设计要求

1、0-9十个字符和“+”“-”分别对应一个按键,用于数据输入。 2、用一个开关控制加减法器的开关状态。 3、要求在数码显示管上显示结果。

四、设计过程

1、收集相关资料,完成相关电路的设计图,正确选用适合设计内容的集成电路、器件和器材,并列出“领料清单”;

2、利用多功能虚拟软件Multism8进行电路的制作、调试,并生成文件。

五、设计细则

严格按照电路设计的步骤,实现其设计基本内容和功能,利用虚拟软件进行仿真,电路运行稳定、可靠;描述实验现象,实验过程中出现的问题及解决方案。

六、说明

课程设计任务书

姓 名 课程名称 范玉清 学 号 09261030 课程性质 班 级 09计11 数字逻辑电路 专业必修课 设计时间 设计名称 2010 年 12月27日——2011年01月07日 设计一个一位十进制加减法器 1、0-9十个字符和“+”“-”分别对应一个按键,用于数据输入。 2、用一个开关控制加减法器的开关状态。 3、要求在数码显示管上显示结果。 设计要求 1、收集相关资料,完成相关电路的设计图,正确选用适合设计内容的集成电路、器件和器材,并列出“领料清单”; 2、利用多功能虚拟软件Multism8进行电路的制作、调试,并生成文件。 设计思路 与 设计过程 实验电路: 1减法电路的实现; 计划与进度 2加法电路的实现; 3译码显示电路的实现; 4最后所得结果的实验电路 任课教师 意 见 说 明

课程设计报告

课程: 数字逻辑电路 学号: 09261030 姓名: 范玉清 班级: 09计11 教师: 王小林

徐州师范大学 计算机科学与技术学院

设计名称: 设计一个一位十进制加减法器 日期: 2011年 01 月 06 日 设计内容:

2、用一个开关控制加减法器的开关状态。 3、要求在数码显示管上显示结果。 设计目的与要求:

1、0-9十个字符和“+”“-”分别对应一个按键,用于数据输入。

1、学习数字逻辑等电路设计方法,熟知加减法器、编码器、译码显示的工作原理及特点;

2、培养勤奋认真、分析故障和解决问题的能力。 设计环境或器材、原理与说明:

环境:利用多功能虚拟软件Multism8进行电路的制作、调试,并生成文件。 器材:74LS283或者4008, 4个异或门(一片74LS86)(减法);74LS08,3输入或门(加

法) 设计原理:

显示所置入的两个一位十进制数 加法运算电路 译码显示计算开关选择运算方式 减法运算电路 图1二进制加减运算原理框图

置数

结果 分析:如图1所示,第一步置入两个四位二进制数(要求置入的数小于1010),如(1001)

2

和(0111)2,同时在两个七段译码显示器上显示出对应的十进制数9和7;第二步通过开

关选择运算方式加或者减;第三步,若选择加运算方式,所置数送入加法运算电路进行运算,同理若选择减运算方式,则所置数送入减法运算电路运算;第四步,前面所得结果通过另外两个七段译码器显示。

设计过程(步骤)或程序代码: 实验电路:

1:减法电路的实现:

(1):原理:如图1所示(如下),该电路功能为计算A-B。若n位二进制原码为N原,

n

则与它相对应的补码为N补=2-N原,补码与反码的关系式为N补=N反+1,

nn

A-B=A+B补-2=A+B反+1-2

+1= +0=B,所以通过异或门74LS86对输入的数B求其反码,并将(2):因为B○B非,B○进位输入端接逻辑1以实现加1,由此求得B的补码。加法器相加的结果为:

A+B反+1,

n4n

(3):由于2=2=(10000)2,相加结果与相2减只能由加法器进位输出信号完成。当进位

输出信号为1时,它与2的差为0;当进位输出信号为0时,它与2差值为1,同时还要发出借位信号。因为设计要求被减数大于或等于减数,所以所得的差值就是A-B差的原码,借位信号为0。

nn

图1:减法运算电路

2:加法电路的实现如下: (1)加法原理:

1. 通过开关S2——S9接不同的高低电平来控制输入端所置的两个一位十进制数,译码显示器U13和U15分别显示所置入的两个数。数A直接置入四位超前进位加法器74LS283的A4——A1端,74LS283的B4——B1端接四个2输入异或门。四个2输入异或门的一输入端同时接到开关S1上,另一输入端分别接开关S6——S9,通过开关S6——S9控制数B的输入。

2. 当开关S1接低电平时,B与0异或的结果为B,通过加法器74LS283完成两个数A和B的相加。

3. 由于译码显示器只能显示0——9,所以当A+B>9时不能显示,我们在此用另一片芯片74LS283完成二进制码与8421BCD码的转换,即S>9(1001)时加上6(0110),产生的进位信号送入译码器U10来显示结果的十位,U11显示结果的个位 (2)加法电路的实现:

用两片4位全加器74LS83和门电路设计一位8421BCD码加法器

1. 由于一位8421BCD数A加一位数B有0到18这十九种结果。而且由于显示的关系 2. 当大于9的时候要加六转换才能正常显示,所以设计的时候有如下的真值表:


数字逻辑电路课程设计报告(09261030 范玉清).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:《高中地理》必修三同步学案

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: