数字计数器设计 - 数字逻辑课程设计

2020-05-23 15:12

http://www.tyust.net 第一章 系统概述

1.1 实验的目的与要求

1.1.1实验目的

1. 了解数字计时器的组成及工作原理; 2. 熟悉中规模集成电路的应用; 3. 掌握数字计时器的设计和实验;

4. 了解简单数字系统实验,调试及故障排除的方法。 1.1.2 实验要求

1. 根据设计任务要求,综合运用数字电子技术课程中所学到的理论知识与实践技能独立完成设计课题。

2. 根据课题参考书籍,通过独立思考,深入研究课程设计中遇到的问题,培养自己分析、解决问题的能力。

3. 进一步熟悉常用电子器件的类型和特性,掌握合理选用的原则。 4. 学会电子电路的连线安装和调试技能。

1.2 实验设计任务

1.2.1 设计任务内容

要求设计一个数字计时器,可以完成0分00秒-9分59秒的计时功能且及时准确,并在控制电路的作用下具有开机清零、快速校分、整点报时的功能。

1

http://www.tyust.net 第二章 数字计时器的设计过程

2.1 总体电路的草图与元件的选择

2.1.1 总体方案的设计草图

图 2.1

显示 显示 显示 整点报时 译码 译码 译码 分计数 秒十计数 秒个计数 校分电路 秒脉冲发生电路 2.1.2 单元电路的选择

数字计时器主要由译码显示器、分计数器、秒计数器、秒脉冲发生电路、校分电路以及整点报时电路组成。“秒计数器”采用60进制计数器,每累计60秒发出一个“分脉冲”信号,作为“分计数器”的时钟脉冲。“分计数器”采用十进制计数器,电路显示最大到9分59秒,通过LED七段显示器显示出来。

1. 秒的个位与分的个位用十进制加法计数器7490来实现。(如图 2.2)

CKA接外脉冲信号,CKB接输出端QA,实现十进制加法计数;7490有异步清零功能(R01,R02控制)和置数功能(R91,R92控制)

2. 秒的十位用六进制/十二进制计数器7492来实现。(如图 2.3)

CLKA’接外脉冲,CLKB’接进位信号,实现六进制加法计数;R01、R02同为1时,

2

http://www.tyust.net 实现异步清零。

图 2.2

图2.3

3. 秒脉冲发生电路元件:

用555定时器构成的多谐振荡器产生秒脉冲,f=1HZ。(如图 2.4)

图2.4

频率f=1.43/(R1+2R2)C,通过调节电阻、电容的值就可以得到不同频率的脉冲信号。

4. 校分电路元件:二输入与非门、电阻以及开关 5. 整点报时电路元件:二输入与门与扬声器

3

http://www.tyust.net 2.2 单元电路的连接方法

2.2.1 计数器

1.秒个位的实现电路(如图 2.5)

CKA外接秒脉冲信号,QD向秒十位输出进位信号

图 2.5

2.秒十位的实现电路(如图 2.6)CKA外接秒脉冲信号,CKB接秒个位的输出QD

图 2.6

4

http://www.tyust.net 3.整个计数电路的实现(如图2.7)

图 2.7

“分计数器”的CKB接自身的输出QA,CKA接秒十位的输出QD产生的进位信号,整个电路就可实现0分00秒——9分59秒的计时。 2.2.2 秒脉冲发生器

利用555定时器构成的多谐振荡器(如图 2.8)产生秒脉冲,即f=1HZ。 2.2.3 校分电路

当刚接通电源或计时出现误差时,都需要对时间进行校正。(如图 2.9) 2.2.4 整点报时电路

每计时十分钟,报时一次(如图 2.10)可接扬声器发声报时,我用灯的熄灭显示。

图 2.10

5


数字计数器设计 - 数字逻辑课程设计.doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:一年级上册人自然社会全册教案 rar

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: