华东师范大学期末试卷(B) 2005 —200 6 学年 第 二学期
课程名称:____计算机组成_____
学生姓名:___________________ 学 号:___________________ 专 业:___________________ 年级/班级:__________________ 课程性质:专业必修 一 二 三 四 五 六 七 八 总分 阅卷人签名 一、填空题(每空1分,共20分)
1.为了运算器构造的简单性,运算方法中算术运算通常采用 ⑴___加减法, ⑵___乘除法或 ⑶ ___乘除法。
2.相联存储器不是接地址而是按 ⑷ ___访问的存储器,在cache中用来存放 _⑸__,在虚拟存储器中用来存放 ⑹ ___。
3.RISC指令系统的最大特点是 ⑺ ___, ⑻ ___固定, ⑼ ___种类少。
4. 根据目前常用的存储介质可以将存储器分为__ __⑽_______、__ __⑾_____。
5.十六制数8aH为某机的机器数,它表示8位补码其真值是 ⑿ ;它表示8位原码,其真值是 ⒀ 。(用10进制表示)
6.八进制数25.4转换成二进制数为_____⒁_____。 7.数x的真值-0.0011B,其原码表示为_____⒂_______。
8.在浮点加减法运算过程中,在需要_____⒃____或____⒄______时,尾数向右移位。 9.一条微指令可划分为__ ___⒅______字段和__ _⒆______字段。 10.奇偶校验法只能发现奇数个错,不能检查无错或___⒇____数个错。
第1页,共5页
二、单项选择题(每空1分,共30分)
l.中央处理器(CPU)是指( ) A.运算器 B.控制器
C.由运算器和控制器构成 D.由运算器、控制器和存贮器构成 2.计算机系统中的存贮系统是指( ) A.ROM B.RAM
C.主存 D.主存和外存系统 3.指令周期是指( )
A.CPU从主存取出一条指令的时间 B.CPU执行一条指令的时间 C.一个时钟周期时间
D.CPU从主存取出一条指令加上执行这条指令的时间 4.存贮周期是指() A.存贮器的读出时间 B.存贮器的写入时间
C.存贮器进行连续的两次独立的存取操作所需间隔的最小时间 D.存贮器的读出和写入时间的平均值
5. 若X补=1.11111,则其十进制真值X=( )
A 1-2-5 B -1+2-5 C -2-5 D 2-5 6. 8位定点原码整数10100011B的真值为( )。
A. +0100011B B.-0100011B C.+1011101B D.-1011101B
7.若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码为(A.原码 B.补码 C.反码 D.移码 8.某数在计算机中用8421BCD码表示为0011 1001 1000,其真值为( )。 A.398 B.398H C.1630Q D.1110011000B 9.下列逻辑部件中,( )不包括在运算器内。
A.累加器 B.状态条件寄存器 C.指令寄存器 D.ALU 10. 在ROM存储器中必须有( )电路。
A.数据写入 B.再生 C.地址译码 D.刷新
第2页,共5页
。 ) 11.计算机主频的周期是指( )。 A.指令周期 B.时钟周期 C.CPU周期 D.存取周期
12. 若采用双符号位,则发生正溢的特征是:双符号位为( )。 A、00 B、01 C、10 D、11 13. 浮点加减中的对阶的( )。
A、将较小的一个阶码调整到与较大的一个阶码相同 B、将较大的一个阶码调整到与较小的一个阶码相同 C、将被加数的阶码调整到与加数的阶码相同 D、将加数的阶码调整到与被加数的阶码相同 14. 微程序存放在( )中。
A、控制存储器 B、RAM C、指令寄存器 D、内存储器 15. 以硬连线方式构成的控制器也称为( ) A、组合逻辑控制器 B、微程序控制器 C、存储逻辑型控制器 D、运算器
16. 若存储周期250ns,每次读出16位,则该存储器的数据传送率为( )。
A、4×106字节/秒 B、4M字节/秒 C、8×106字节/秒 D、8M字节/秒 17. 半导体静态存储器SRAM的存储原理是( )。
A、依靠双稳态电路 B、依靠定时刷新 C、依靠读后再生 D、信息不再变化 18.在补码一位乘法中,若yiyi+1=11,则应执行的操作为( )
A原部分积-X补后右移一位 B原部分积+3X补后右移一位 C原部分积左移一位 D原部分积右移一位
19.在计算机中,存放微指令的控制存储器从属于( ) A.外存 B. Cache C.内存储器 D.CPU 20. CPU芯片中的总线属于( )总线
A.内部 B.局部 C.系统 D.板级
第3页,共5页
21. 下列说法正确的是( )
A、半导体RAM信息可读可写,且断电后仍能保持记忆
B、半导体RAM属挥发性存储器,而静态RAM的存储信息是非挥发性的 C、静态RAM、动态RAM都属挥发性存储器,断电后存储的信息消失 D、ROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失 22. 在微型机系统中外围设备是通过 ( )与主机的系统总线相连接。 A.适配器 B.设备控制器 C.计数器 D.寄存器 23. 周期挪用方式常用于 ( )方式的输入/输出中。
A.DMA B.中断 C.程序传送 D.通道 24. 和外存储器相比,内存储器的特点是( )
A、容量大,速度快,成本低 B、容量大,速度慢,成本高
C、容量小,速度快,成本高 D、容量小,速度快,成本低 25.若十六进制为AC.B,则其十进制为( )。
A 254.54 B 2763 C 172.6875 D 172.625
26.某定点整数64位,含1位符号,补码表示,则所能表示的最大正数为( ) A 263-1 B 264-1 C 263 D264 27.为了便于实现多级中断,保护现场信息最有效的方法是( )。 A 通用寄存器 B 堆栈 C 存储器 D 外存 28.计算机内进行加/减法运算时常采用( ) A.ASCII码 B,原码 C,反码 D补码 29.计算机内常采用( ) 作为字符的编码. A.ASCII码 D.原码 C,反码 D,补码
30.采用原码一位乘法运算时,结果的符号可由两数的符号位进行( )得到。 A.逻辑加 B,逻辑乘 C、异或 D、与非运算
三、应用题(共36分)
1.(12分)已知x=0.10011101, y=0.1110,用不恢复余数补码除法求x/y=?
第4页,共5页
2.(12分)已知cache命中率H=0.98,主存比cache慢4倍,已知主存存取周期为200ns,求cahce/主存系统的效率和平均访问时间
3.(12分)某机的16位单字长访内指令格式如下: 4 2 1 1 8
OP M I X D 其中D为形式地址,补码表示(其中一位符号位);I为直接/间接寻址方式:
I=1为间接寻址方式,I=0为直接寻址方式; M为寻址模式:0为绝对地址,1为基地址寻址,2为相对寻址,3为立即寻址; X为变址寻址。设PC,Rx,Rb分别为指令计数器,变址寄存器,基地址寄存器,E为有效地址,请回答以下问题:
(1) 该指令格式能定义多少种不同的操作?立即寻址操作数的范围是多少? (2) 在非间接寻址情况下,写出各计算有效地址的表达式
(3) 设基址寄存器为14位,在非变址直接基地址寻址时,确定存储器可寻址的地址范围 (4) 间接寻址时,寻址范围是多少?
四、综合设计题(每小题7分,共14分)
1.某处理机的微指令格式中有10个分离的控制字段C0至C9,每个字段Ci可激活Ni条控制线
组中的某一条,其中Ni的定义为: 字段i 0 1 2 Ni 4 4 3 3 4 5 6 7 1 8 8 9 22 11 9 16 7 问:(1)为表示这10个控制字段至少需要多少控制位?(3分)
(2) 如果各字段都采用纯水平编码格式, 需要的最大控制位数是多少?(4分)
2.试设计四位BCD码加法器的硬件电路。(7分)
第5页,共5页