数字电子技术指导书(6)

2019-07-30 13:32

讲解小规模计数器的应用及组成原理。

实验六 计数器

一、实验目的

1、学习计数器逻辑功能的测试方法。

2、熟悉计数器(异步三位二进制加/减法及十进制加法)的工作原理。

二、实验仪器及设备

1、数字逻辑实验箱1台 2、万用表 1只

3、双踪示波器XJ4328\\XJ4318 一台 4、元器件:CD4011 74LS76 各1块 导线 若干

三、实验线路图

26

四、实验内容(简单实验步骤、实验数据及波形)

1、异步二进制加法计数器

按图8-1接线,组成一个三位异步二进制加法计数器,CP信号可利用数字逻辑实验箱上的单次脉冲发生器或低频连续脉冲发生器,清0信号

由逻辑电

平开控制,计数器的输出信号接LED电平显示器,按下表进行测试并记录。

(2)在CP端加高频连续脉冲,用示波器观察各触发器输出端的波形,并按时间对应关系画出CP、Q1、Q2、Q3端的波形。

2、异步二进制减法计数器

27

在预习时画出用JK触发器构成的三位异步二进制减法计数器的逻辑电路如图8-2。按图接线,然后按步骤1所述内容进行测试。

3、异步十进制加法计数器

按图8-3接线,组成一个异步十进制加法计数器,CP信号可利用数字逻辑实验箱上的单次脉冲或低频连续脉冲发生器,清0信号

由逻辑电平开关控

制,各触发器的输出端及进位输出端分别接到LED电平显示插孔,按下表进行测试并记录。

28

(2)在CP端加高频连续脉冲,用示波器观察各触发器输出端的波形,并按时间对应关系画出CP、Q1、Q2、Q3、Q4、Z端的波形。

十进制计数器

五、实验结果分析(回答问题) 1、画出工作波形图。

二进制加/减法计数器的相同点:都为异步计数器,进位信号取自低位状态的边沿。相异点:进位信号分别取自低位状态的下降沿和上升沿。

讲解中规模计数器的应用及组成原理。

实验七 中规模集成电路计数器的应用

一、实验目的

1、熟悉中规模集成电路计数器的功能及应用。 2、进一步熟悉数字逻辑实验箱中的译码显示功能。

二、实验仪器及设备

29

1、数字逻辑实验箱 1台 2、万用表 1只 3、双踪示波器一台

4、元器件:CD4011 74LS20 74LS161 各1块 导线 若干

三、实验线路图

四、实验内容(简单实验步骤、实验数据及波形)

(一)用74LS161及辅助门电路实现一个10进制计数器: 1、利用异步清0端

。电路图如图9-1。

2、利用同步置数端LD,从0000开始计数。电路图如图9-2。 3、利用同步置数端LD,到1111结束。电路图如图9-3。

4、利用同步置数端LD,从某状态DCBA开始,到另一状态D1C1B1A1结束。(例:从0001开始,到1010结束的10进制)电路图如图9-4。

计数器的CP端接低频连续脉冲,输出状态接LED电平显示,逻辑电平开关作为并行输入数据,观察计数器的功能。列出表述其功能的计数状态顺序表,记录实验数据。

30


数字电子技术指导书(6).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:2017版高中体育新课程标准考试试题含答案(两套)

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: