j基于system View 的PCM通信系统的仿真设计(4)

2019-08-01 22:59

本 科 毕 业 设 计

第 16 页 共 39 页

4.3-1 编码模块的设计

两路信号进入PCM的编码器模块,由于PCM量化采用非均匀量化,还要使用瞬时压

缩器实现A率压缩后再进行均匀量化,A/D转换器完成采样及量化,由于A/D转换器的输出是并行数据,必须通过数据选择器完成并串转换换成串行数据。用脉冲发生器产生1KHZ的方波信号,经过4、8、16分频后输入数据选择器248的地址输入端,运用巴克码11110010作为数据选择器的数据输入端。产生帧同步信号。相同的道理,运用数据选择器257、258分别产生第一路和第二路PCM信号。然后用第一路和第二路PCM信号加上帧同步信号作为数据选择器263的数据输入端产生三合一波形。

本 科 毕 业 设 计

压缩器输出波形如下图:

第 17 页 共 39 页

4.3-1压缩信号1

4.3-2压缩信号2

编码输出信号如下图:

4.3-3第一路PCM信号

4.3-4第二路PCM信号

本 科 毕 业 设 计

第 18 页 共 39 页

4.4-5合路信号

4.4 编码图符介绍

表三 编码图符

图符

名称 压缩器

分频器

1.除数2.门限3.真假值

参数

功能

1.压缩类型2.最大输入值 用于限制输入模拟信号的动态范

围。

输出电平对输入的正弦波或方波进行N倍分频,N为整数,输出分频后的方波

8位数据择器

分析

模数转换器

1.输出延时2.输出真假值

3.阈值 无

带使能端的8路数据选择器74151

基本信号接收器

1.输出延时2.输出真假值

3.阈值4.模拟最大最小值。自定义位数的模数转换器。编码控

制端在上升沿时采样输出。

5.量化位数

D触发器

1.输出延时2.输出真假值3.阈值带置位、清零输入。

1.输出延时2.输出真假值

3.阈值

上升沿触发的D触发器。7474

两个或两个以上的逻辑信号与操作。

本 科 毕 业 设 计

4.5 编码图符参数设置

表四 编码图符参数

符号 252

名称 Custom

参数设置

第 19 页 共 39 页

Source: No. of Assigned Outputs = 2 Algebra p(0)=0p(1)=1

204 205 FF-D-1

Logic: Gate Delay = 0 sec

Threshold = 500e-3 v True Output = 1 v False Output = 0 v Rise Time = 0 sec Fall Time = 0 sec Set* = t98 Output 1 Data = t91 Output 0 Clock = t103 Output 0 Clear* = t98 Output 1 Output 0 = Q t99 t106

254 Invert Logic: Gate Delay = 0 sec

Threshold = 500e-3 v True Output = 1 v False Output = 0 v Rise Time = 0 sec Fall Time = 0 sec

248 Mux-D-8

Logic: Gate Delay = 0 sec Threshold = 500e-3 v True Output = 1 v False Output = 0 v Rise Time = 0 sec Fall Time = 0 sec S-0 = t254 Output 0 S-1 = t255 Output 0 S-2 = t256 Output 0 I-0 = t251 Output 0 I-1 = t251 Output 1 I-2 = t251 Output 2 I-3 = t251 Output 3 I-4 = t251 Output 4 I-5 = t251 Output 5 I-6 = t251 Output 6 I-7 = t251 Output 7 Enable* = t252 Output 0 Output 0 = Z t269 t263 Output 1 = Z*

278 Compander

Comm: A-Law Max Input = ±1

本 科 毕 业 设 计

276

ADC

Logic: Two's Complement

第 20 页 共 39 页

Gate Delay = 0 sec Threshold = 500e-3 v True Output = 1 v False Output = 0 v No. Bits = 8 Min Input = -1.28 v Max Input = 1.27 v Rise Time = 0 sec Analog = t278 Output 0 Clock = t256 Output 0 Output 0 = Q-0 t257 Output 1 = Q-1 t257 Output 2 = Q-2 t257 Output 3 = Q-3 t257 Output 4 = Q-4 t257 Output 5 = Q-5 t257 Output 6 = Q-6 t257 Output 7 = Q-7 t257 Output 8 = Q-8 Output 9 = Q-9 Output 10 = Q-10 Output 11 = Q-11 Output 12 = Q-12 Output 13 = Q-13 Output 14 = Q-14 Output 15 = Q-15


j基于system View 的PCM通信系统的仿真设计(4).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:2016道路桥梁认识实习-苏帅磊-140107010113 - 图文

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: