分析:当!EN端置1时,子系统没有被使能。此时,作为输出端的Y0,Y1,Y2,Y3没有随着输入A0,A1作出相应变化,而是一直输出高电平,证明设计的子系统工作正常。设计正确!
2、设计四选一数据选择器
能仿真测试,并设计成子系统元件 实现方法:
利用的模块同上;
地址信号用Pulse Generator产生;
D0到D3也由Pulse Generator模块产生,为了区分各路信号,将其信号周期依次设置为0.0625s, 0.125s, 0.25s和0.5秒。
原理图:
封装前原理图:
结果分析:
前两路分别为输入信号,组合产生00,01,10,11的地址信号;第四到第七这四路信号为D0到D1,它们的频率各不相同;最后一路为输出信号;
可以看出,随着输入的地址信号的变化,输入一次输出该地址信号对应的信号。子系统设计成功!
三、数字信号处理仿真实验
题目: DSB-SC信号的生成与解调 要求:
1) 用离散(DSP)的方法生成DSB信号
2) 载波频率为150KHz,音频为500Hz和2000Hz的混合音。 3) 加入高斯白噪声
4) 带通滤波,分别用正交解调和检波的方法实现解调。 5) 抽样速率为600kHz。
6) 观察各点的信号波形和频谱。
实现方法:
各模块参量设置: [Sine Wave]
Frequency (Hz):500 Sample time: 1/600000 其他默认 [Sine Wave1]
Frequency (Hz):2000 Sample time: 1/600000 其他默认 [Sine Wave2]
Frequency (Hz):150000 Sample time:1/600000 其他默认 [Add]
List of signs:++
Sample time (-1 for inherited): 1/600000