CPQAQBQCQDCPB74LS93CPAR0(1)R0(2)QAQBQCQDCPB74LS93CPAR0(1)R0(2) (c)
图7.9
解:
图(a),状态转换顺序[QDQCQB]=0?1?2?0,是3进制计数器; 图(b),状态转换顺序[QDQCQB]=0?1?2?3?0,是4进制计数器; 图(c),是37进制计数器。
【7-11】图7.12所示为一个可变进制计数器。其中74LS138为3线/8线译码器,当S1=1且S2?S3?0时,进行译码操作,即当A2A1A0从000到111变化时,Y1~Y7依次被选中而输出低电平。74LS153为四选一数据选择器。试问当MN为各种不同取值时,可组成几种不同进制的计数器?简述理由。
74LS153D0D1LD2D3A0A1SY0Y1Y2Y3Y4Y5Y6Y774LS138B0B1B2E3E2E11CP1JC11KRQ11JC11KRQ21JC11KRQ31JC11KRQ4图7.11
解:
4个JK触发器构成二进制加法计数器,当计数到 [Q4Q3Q2Q1]=10000时,74LS138满足使能条件,对[Q3Q2Q1]的状态进行译码,译码器的输出Y经过4选1数据选择器74LS153,在[MN]的控制下,被选中的Y信号,以低电平的形式对计数器清零。不同的[MN]即可改变图7.11所示电路的计数进制,具体见下表。
M N 进制 0 0 0 1 1 0 1 1
八 九 十四 十五