数字钟的设计与制作(2)

2020-02-21 22:51

接触不良的问题,其中包括线的接触不良和芯片的接触不良,在实验过程中,数码管有几段二极管时隐时现,有时会消失。用5V电源对数码管进行检测,一端接地,另一端接触每一段二极管,发现二极管能正常显示的,再用万用表欧姆档检测每一根线是否接触良好,在检测过程中发现有几根线有时能接通,有时不能接通,把接触不好的线重新接过后发现能正常显示了。本次实验中还发现一块坏的LED数码管和一块烧坏的74160,经更换后均能正常显示。

3) 在连接信号发生器的过程中,不能产生正常的一秒信号。在排除线与芯片的接触不良问题后重新对照电路图,发现是由于电容的取值不正确和电位器的接发不正确。

4) 在连接六进制的过程中,发现电路只能4、5的跳动,后经发现是由于接到与非门的引脚接错一根所至,经纠正后能正常显示。

5) 在制作报时电路的过程中,发现蜂鸣器在59分50时不报时,故在分的进位信号上接了一个反向器延时,在整点的时候报时10秒。

2、设计体会

在此次的数字钟设计过程中,更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法。

在连接六进制、十进制、六十进制的进位及十进制的接法中,要求熟悉逻辑电路及其芯片各引脚的功能,那么在电路出错时便能准确地找出错误所在并及时纠正了。

在设计电路中,往往是先仿真后连接实物图,但有时候仿真和电路连接并不是完全一致的,例如仿真的连接示意图中,往往没有接高电平的16脚或14脚以及接低电平的7脚或8脚,因此在实际的电路连接中往往容易遗漏。又例如74160,其本身就是一个十进制计数器,在仿真电路中必须连接反馈线才能正常显示,而在实际电路中无需再连接,因此仿真图和电路连接图还是有一定区别的。

在设计电路的连接图中出错的主要原因都是接线和芯片的接触不良以及接线的错误所引起的。

3、对该设计的建议

此次的数字钟设计重在于仿真和接线,虽然能把电路图接出来,并能正常显示,但对于电路本身的原理并不是十分熟悉。总的来说,通过这次的设计实验更进一步地增强了实验的动手能力。

八、参考资料

1 付家才 《电子实验与实践》 高等教育出版社 2 卢结成.编 《电子电路实验及应用课题设计》,中国科学技术大学出版社,2002年 3 扬刚主编 《电子系统设计与实践》 电子工业出版社 2004 4 阎石 《数字电子技术基础》 高等教育出版社 2002

九、附录

ISPB-99在系统编程设计实验套件J-EPF10K10使用说明书

ISPB-99系列实验套件是为了配合《高密度在系统可编程技术及应用》课程教学需要而研制的,也适用于《微电子电路设计》、《数字电路与系统》及《数字信号处理》等研究生与本科生课程的需要,也可用于科研及数字系统实验与数字产品开发。

J-EPF10K10型实验套件采用Altera公司的FPGA可编程逻辑器件FLEX EPF10K10LC84,该器件基于SRAM,支持JTAG编程方式,可编程无限次;实验板的编程

通过计算机并口下载电缆完成。开发工具软件采用Altera公司的EDA工具MAX+Plus II的基本版或商业版。利用本实验板可以完成大量的实验,且不需增加任何其它芯片。


数字钟的设计与制作(2).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:汽车维修企业年终总结2篇

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: