数电课程设计 数字电子钟(4)

2020-03-27 19:16

1234电子技术课程设计 VCC上图是555定时器内部组成框图。它主要5K由两个高精度5Q&+VC电压比较器A1、1RV1A1Q-THA2,一个RS触36发器,一个放电5K三极管和三个5KΩ电阻的分压&+TL器而构成。 QV2A22-S它的各个5KD引脚功能如下: 1脚:外接7T电源负端VSS或接地,一般情况下接地。 VSS18脚:外接电源VCC,双极型时基电路VCC的范围是4.5 ~ 16V,CMOS型时基电路VCC的范围为3 ~ 18V。一般用5V。 3脚:输出端Vo 2脚:TL低触发端 6脚:TH高触发端 4脚:RD是直接清零端。当RD端接低电平,则时基电路不工作,此时不论,该端不用时应接高电平。 TL、TH处于何电平,时基电路输出为“0”5脚:VC为控制电压端。若此端外接电压,则可改变内部两个比较器的基准电压,当该端不用时,应将该端串入一只0.01μF电容接地,以防引入干扰。 7脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。 21在1脚接地,5脚未外接电压,两个比较器A1、A2基准电压分别为VCC,VCC33的情况下,其功能如下表: 清零端低触发端Qn+1 放电管T 功能 高触发端TH RD TL 直接清0 0 导通 ? ? 零 18RD4 1 1 1 22VCC 32?VCC 32?VCC 3?1?VCC 31?VCC 31?VCC 316

0 1 Qn 导通 截止 不变 3置0 置1 保持 4 555定时器的功能表

电子技术课程设计

参考文献

(1)唐治德 数字电子技术基础 北京:科学出版社 2012 (2)阎石.数字电子技术基础(第四版). 北京:高等教育出版社,2005.

(3)黄智伟.电子电路计算机仿真设计与分析.北京:电子工业出版社,2006.

(4)吕思忠 施齐云.数字电路实验与课程设计.哈尔滨:哈尔滨工程大学出版社;2001.

(5)毛期俭等;数字电路与逻辑设计实验及应用.北京;人民邮电出版社;2005 .

17


数电课程设计 数字电子钟(4).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:知识竞赛 题库

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: