选择题
1.用16位字长(其中一位符号位)表示定点小数时,所能表示的数值范围是___C___。
A.0≤│N│≤1-2-(16+1) B.0≤│N│≤1-2-16 C.0≤│N│≤1-2-(16-1) D.0≤│N│≤1
2.运算器虽有许多部件组成,但核心部件是____B。
A.数据总线 B.算术逻辑运算单元 C.多路开关 D.累加寄存器 3.计算机硬件能直接执行的只有__B____。
A.符号语言 B 机器语言 C 汇编语言 D 机器语言和汇编语言
4.描述PCI总线中基本概念不正确的句子是___C___。
A.PCI总线是一个与处理器无关的高速外围总线 B.PCI总线的基本传输机制是猝发式传送 C.PCI设备一定是主设备
D.系统中只允许有一条PCI总线
5.常用的虚拟存贮系统由__A____两级存贮器组成,其中辅存是大容量的磁表面存贮器。
A.主存-辅存 B.快存-主存 C.快存-辅存 D.通用寄存器-主存
6.中断系统是由(D)实现的。
A 硬件 B 软件 C 固件 D 软硬件结合 7.和辅存相比,主存的特点是(A)
A 容量小,速度快,成本高 B容量小,速度快,成本低 C 容量大,速度快,成本高 D 容量大,速度快,成本低 8.查询中断请求的条件是__C__。
A. 一条指令执行结束 B. 一次 I/O 操作结束 C. 机器内部发生故障 D. 一次DMA 操作结束 9.若[X]补=1.000000,则X代表的真值是(B) A +0 B -1 C +1 D -0
10.相联存贮器是按__C____进行寻址的存贮器。
A 地址方式 B 堆栈方式 C 内容指定方式 D 地址方式与堆栈方式
11.下列数中最大的数为____B_。
A.(10010101)2 B.(227)8 C.(96)8 D.(143)5
12.以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传
输率最高的是__C____。
A.DRAM B.SRAM C.闪速存储器 D.EPROM 13.在补码除法中,根据(C)上商“1”
A 余数为正 B 余数的符号与除数的符号不同
C 余数的符号与除数的符号相同 D余数的符号与被除数的符号相同 14.采用串行接口进行七位ASCⅡ码传送,带有一位奇偶校验位为1位起始位
和1位停止位,当波特率为9600波特时,字符传送速率为____A__。 A.960 B.873 C.1371 D.480
15.通道对CPU的请求形式是___B___。
A.自陷 B.中断 C.通道命令 D.跳转指令
16.用于对某个寄存器中操作数的寻址方式称为__C____寻址。
A.直接 B.间接 C.寄存器直接 D.寄存器间接
17.假定下列字符码中有奇偶校验位,但没有数据错误,采用奇校验的字符码是_____C_。
A 11011011 B 110110110 C 11000001 D 11100100 18.连接计算机与计算机之间的总线属于(C)总线 A 内 B系统总线 C通信 D 外 19.标准的ASCII码(B)位 A 6 B 7 C 8 D 9
20.某寄存器中的值有时是地址,因此只有计算机的____C__才能识别它。
A.译码器 B.判别程序 C.指令 D.时序信号
21.对真值零表示形式唯一的机器数是__B____。
A 原码 B 补码和 移码 C反码 D以上都不对
22.某计算机字长32位,其存储容量为16MB,若按字编址,它的寻址范围是___A___。
A. 4M B. 16MB C. 16MB D. 8MB
23.定点16位字长的字,采用补码形式表示时,一个字所能表示的整数范围是(A)
A - 215 — +(215 – 1) B -(215 – 1)— +(215 – 1) C -(215 + 1)— +215 D -215 — +215
24. 二地址指令中,操作数的物理位置可安排在___B___。
A 栈顶和次栈顶 B 两个主存单元 C 一个主存单元和一个寄存器 D 两个寄存器
25.某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为____D__。
A 8, 512 B 512, 8 C 18, 8 D 19, 8 26.算术右移指令执行的操作是__B____。
A.符号位填0,并顺次右移1位,最低位移至进位标志位 B.符号位不变,并顺次右移1位,最低位移至进位标志位
C.进位标志位移至符号位,顺次右移1位,最低位移至进位标志位 D.符号位填1,并顺次右移1位,最低位移至进位标志位
27.计算机的外围设备是指__D____。
A 输入/输出设备 B 外存储器
C 远程通信设备 D 除了CPU 和内存以外的其它设备
28. 中断向量地址是:__C____。
A 子程序入口地址 B 中断服务例行程序入口地址 C中断服务例行程序入口地址的指示器 D 中断返回地址
29.
用某个寄存器中操作数的寻址方式称为__C____寻址。
A 直接 B 间接 C 寄存器直接 D 寄存器间接
30. 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是
_C_____。
A 阶符与数符相同为规格化数 B 阶符与数符相异为规格化数
C 数符与尾数小数点后第一位数字相异为规格化数 D数符与尾数小数点后第一位数字相同为规格化数
31.存储单元是指_B_____。
A 存放一个二进制信息位的存贮元 B 存放一个机器字的所有存贮元集合 C 存放一个字节的所有存贮元集合 D 存放两个字节的所有存贮元集合
32.在定点二进制运算器中,减法运算一般通过__D____来实现。 A 原码运算的二进制减法器 B 补码运算的二进制减法器 C 原码运算的十进制加法器 D 补码运算的二进制加法器
33. 主存贮器和CPU之间增加cache的目的是__A____。 A 解决CPU和主存之间的速度匹配问题 B 扩大主存贮器容量
C 扩大CPU中通用寄存器的数量
D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量
34. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数
外,另一个常需采用____C__。
A 堆栈寻址方式 B 立即寻址方式 C 隐含寻址方式 D 间接寻
35.CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量为__B____。
A 512KB B 1MB C 256KB D 2MB
36.为了便于实现多级中断,保存现场信息最有效的办法是采用____B__。 A 通用寄存器 B 堆栈 C 存储器 D 外存 37.程序控制类指令的功能是__D____。 A 进行算术运算和逻辑运算
B 进行主存与CPU之间的数据传送
C 进行CPU和I / O设备之间的数据传送 D 改变程序执行顺序
38.寄存器间接寻址方式中,操作数处在____B__。
A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 39.指令周期是指___C___。
A CPU从主存取出一条指令的时间 ; B CPU执行一条指令的时间 ;
C CPU从主存取出一条指令加上CPU执行这条指令的时间 ;
D 时钟周期时间 ;
40.位操作类指令的功能是___C___。
A.对CPU内部通用寄存器或主存某一单元任一位进行状态检测(0或1) B.对CPU内部通用寄存器或主存某一单元任一位进行状态强置(0或1) C.对CPU内部通用寄存器或主存某一单元任一位进行状态检测或强置 D.进行移位操作
41.设 32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规格化正数为__B___。
A.+(2 – 2-23)×2+127 B.[1+(1 – 2-23)]×2+127 C.+(2 – 223)×2+255 D.2+127 -223
42.下面描述的RISC机器基本概念中正确的句子是____B__。
A.RISC机器不一定是流水CPU B.RISC机器一定是流水CPU
C.RISC机器有复杂的指令系统 D.CPU配置很少的通用寄存器
43.为了使设备相对独立,磁盘控制器的功能全部转移到设备中,主机与设备间采用___D___接口。
A.SCSI B.专用 C.ESDI D.RISC
44.目前大多数集成电路生产中,所采用的基本材料为____A__。
A.单晶硅 B.非晶硅 C.锑化钼 D.硫化镉
45. 为确定下一条微指令的地址,通常采用断定方式,其基本思想是
_C_____。
A.用程序计数器PC来产生后继微指令地址 B.用微程序计数器μPC来产生后继微指令地址
C.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址
D.通过指令中指定一个专门字段来控制产生后继微指令地址
填空题
1.指令格式中,地址码字段是通过A.寻址方式来体现的,因为通过某种方式的变换,可以给出B.操作数有效 地址。常用的指令格式有零地址指令、单地址指令、C.二地址指令三种.
2.CPU周期也称为A.机器周期;一个CPU周期包含若干个B.时钟周期。任何一条指令的指令周期至少需要C.2 个CPU周期。
3.一个定点数由A.符号位和B.数值域两部分组成。根据小数点位置不同,定点数有C.纯小数和纯整数之分。
4.计算机系统中的存储器分为A内存和B外存。在CPU执行程序时,必须将指令存放在C内存中。
5.CPU中,保存当前正在执行的指令的寄存器为A指令寄存器IR,保存当前正在执行的指令的地址的寄存器为B程序计数器PC,保存CPU访存地址的寄存器为C内存地址寄存器AR。
6.RISC指令系统的最大特点是:A.指令条数少;B. 指令长度固定;C. 指令格式与寻址方式种类少。
7.衡量总线性能的重要指标是A. 总线带宽 ,它定义为总线本身所能达到的B.传输速率 。PCI总线的指标可达C.264MB/S 。
8.在计算机术语中,将运算器、A控制器、cache合在一起,称为B .CPU, 而将B和存储器合在一起,成为C主机。
9.DMA控制器按其A.组成结构,分为B选择型和C多路型两种。
10.Cache是一种A.高速缓冲存储器,是为了解决CPU和B.主存之间C. 速度不匹配而采用的一项重要硬件技术。
11.IEEE754标准,一个浮点数由A符号位、阶码E、尾数M三个域组成。其中阶
码E的值等于指数的B.真值e加上一个固定C.偏移值。
12.寄存器寻址操作数在A寄存器 中,寄存器间接寻址操作数在B内存 中,所以执行指令的速度前者比后者C快 。
13.显示适配器作为CRT和CPU的接口由A刷新存储器、B显示 控制器、C ROM BIOS三部分组成。
14.CPU从主存取出一条指令并执行该指令的时间叫做A_指令周期,它常用若干个B机器周期来表示,而后者又包含有若干个C时钟周期 。
15.动态半导体存储器的刷新一般有A集中刷新和B分散刷新两种方式,之所以刷新是因为C存储电荷的电容放电。
16.移码常用来表示浮点数的A阶码 部分,移码和补码除符号位B不同外,其他各位C相同。
17.存储器的技术指标有A存储速度 、B.存储容量和C存储器带宽。
18.磁表面存储器主要技术指标有记录密度,A存储容量,平均寻址时间 、B数据传输速率 和C误码率。
19.一个较完善的指令系统应包含A传送 类指令,B算术、逻辑运算类指令,C程序控制类指令, I/O类指令,其它类指令。
20.在总线的异步通信方式中,通信的双方可以通过A不互锁、B半互锁和C全互锁 三种类型联络。
21.为了解决多个A主设备同时竞争总线B控制权,必须具有C总线仲裁部件。