数字逻辑实验指导书
实验三 触发器RS,D,JK
一、 实验目的
1.基本R-S触发器功能测试 2.基本J-K触发器功能测试 3. 基本D触发器功能测试 4. 基本D触发器构成分频器 二、实验设备和器材
1.TD-DS实验箱一台
2.74LS00 2输入端四与非门1片 3.74LS112 双J-K触发器1片 4.74LS74 双D触发器1片
三、 实验内容
1.用与非门构成RS触发器
用74LS00构成RS触发器,如图3-1所示,SD,RD分别接逻辑开关,输出Q接LED显示。按表3-1做实验,将结果记录于表中,并判断结果正确如否。
SD & RD &
Q
Q 图3-1 用与非门构成基本RS触发器
表3-1用与非门构成基本RS触发器特性表
6
数字逻辑实验指导书
SD 1 1 0 0 1 1 0 RD 1 1 1 1 0 0 0 Qn 0 1 0 1 0 1 0 Qn?1 触发器状态 2.集成JK触发器功能测试
(1)从74LS73中任选一个JK触发器进行实验。按图3-2接线,数据输入端J、K、复位端RD分别接逻辑电平开关,触发器脉冲CLK接单次脉冲,输出端Q接LED显示。 (2)观察RD功能:置RD=0,观察输出Q的结果,并记录。
(3)JK触发器功能:置RD=1,按表3-2实验,验证触发器功能并记录结果。 14 12
J Q
CLK 1 13 LED显示
K CD
3
2
图 2-2 JK触发器功能测试
表2-2 JK触发器特性表 RD 0 1 1 1 1 1 1 1 1 CP X J X 0 0 1 1 0 0 1 1
K X 0 0 0 0 1 1 1 1 Qn Qn?1 X 0 1 0 1 0 1 0 1 3.集成D触发器功能测试
7
数字逻辑实验指导书
74LS74集成双D触发器,从中任选一个,参考实验2,自己设计完成功能测试。
表3-4 D触发器特性表 SD 0 1 1 1 1 1 RD 1 0 1 1 1 1 CP X X D X X 0 0 1 1 Qn X X 0 1 0 1 Qn?1 4.用74LS74构成二、四分频电路
(1)电路如图3-3所示,分析电路的逻辑功能;
(2)连接实验线路,时钟脉冲由实验箱的连续脉冲提供; (3)用逻辑分析仪观测时钟源及分频结果波形,并记录。
2 4 5 12 10 D Q CLK CD Q 13 9 四分频f/4 时钟脉冲f
D Q 3 CLK CD Q 1 6 11 二分频f/2 8 图 2-3 用74LS74构成二、四分频器
8
数字逻辑实验指导书
实验四 时序电路测试及研究
一、 实验目的
1.掌握集成计数器的使用 2.掌握任意计数器的设计方法
二、实验设备和器材
1.TD-DS实验箱一台
2.74LS00 2输入端四与非门1片 3.74LS90 异步二-五-十进制计数器1片 4. 74LS161 同步4位二进制计数器2片
三 、实验内容 1.74LS90的功能测试
74LS90是二-五-十进制异步计算机,具有置0,置9,二、五、十进制计数功能。按图4-1所示连接线路,验证功能,注意LED显示,判断状态,将结果填入表4-1.
图 4-1 74LS 90功能验证
表4-1 74LS功能表
R01 1 1 X X 0 0 X R02 1 1 X 0 X X 0 R03 0 X 1 X 0 X 0 R03 X 0 1 0 X 0 0 QD 9
逻辑开关
6 7 2 3 单次脉冲
14 1 R91 QA R92 QB R01 QC R02 CLKA QD CLKB 12 9 8 11 LED显示
QC QB QA 数字逻辑实验指导书
2.用74LS90接成二-五-十进制计数器 (1)使用74LS90构成十进制计数器
按图4-2接线,将逻辑分析仪“外部时钟接入”端与KK2+相连,启动逻辑分析仪界面并运行。连续按动KK2+键观察时序波形图及状态图数据,将结果填入表4-2中。 (2)使用74LS90构成二-五混合进制计数器
按图4-3连续,实验方法同上一实验,将结果填入表4-3中。
74LS90
6 R91 QA 12 7 R92 CH0 QB 9 CH1 KK1+ 2 3 R01 QC LED显示
8 R02 CH2 KK2+ 14 CLKA QD 11 CH3
1 CLKB
图4-2 用74LS90接成十进制
表4-2 十进制
计数 输出 QD QC QB QA 0 1 2 3 4 5 6 7 8 9
10