电工电子试题(5)

2018-12-03 19:57

解:状态转换关系为:101→010→011→000→100→001→110。该计数器为七进制计数器。 12、基本的RS触发器具有\空翻\现象。 (错 ) 13、钟控的RS触发器的约束条件是:R+S=0。 (错 )

n?1?JQ?KQn。 (错 ) 14、JK触发器的特征方程是:Qn15、用移位寄存器可以构成8421BCD码计数器。 ( 错 )

16、仅具有保持和翻转功能的触发器是RS触发器。 ( 错 )

11.2

1、在__分频__、控制____、测量____等电路中,计数器应用得非常广泛。构成一个十六进制计数器最少要采用__三__位触发器,这时构成的电路有__6___个有效状态,_2____个无效状态。

2、当时序逻辑电路的触发器位数为n,电路状态按__二进制__数的自然态序循环,经历的独立状态

n

为2个,这时,我们称此类电路为__二进制__计数器。_二进制___计数器除了按__同步__、_异步___分类外,按计数的__加减__规律还可分为__加__计数器、__减__计数器和_可逆___计数器。 3、按各触发器的状态转换与时钟输入CP的关系分类,计数器可分为(A )计数器。 A、同步和异步 B、加计数和减计数 C、二进制和十进制

4、钟控RS触发器的特征方程是( D )。 A、Qn?1?R?Qn B、Qn?1?S?Qn

Qn?1?S?RQnC、 D、

5、利用集成计数器芯片的预置数功能可获得任意进制的计数器。 (对 ) 6、十进制计数器是用十进制数码\0~9\进行计数的。 ( 错 ) 7、利用一个74LS90可以构成一个十二进制的计数器。 ( 错 ) 8、使用3个触发器构成的计数器最多有8个有效状态。 (对 )

10.3

1、555定时器可以构成施密特触发器,施密特触发器具有_回差___特性,主要用于脉冲波形的_整形___和_变换_单__;555定时器还可以用作多谐振荡器和 _单___稳态触发器。_暂稳__稳态触发器只有一个_稳___态、一个__单稳__态,当外加触发信号作用时,_稳___态触发器能够从 __暂稳__态翻转到_稳___态,经过一段时间又能自动返回到____态。

2、施密特触发器是一种脉冲电路,具有两个____整形__电路,用于脉冲波形的__稳态____和___变换_整形__。

3、多谐振荡器是一种脉冲产生电路,它不需要外加输入信号,而使电路能够周而复始地振荡,电路必须接成___正反馈___;多谐振荡器没有__稳定____状态,只有两个___暂稳态___,振荡周期的长短取决于定时元件RC的___充放电___时间。

4、单稳态触发器是一种脉冲整形电路,多用于脉冲波形的整形、___延时___和___定时____。它有一个___稳态___和一个暂稳态,暂稳态维持时间的长短由__单稳态电路内部定时元件R和C __决定,与触发脉冲无关。

Qn?1?R?SQn1、 根据其内部组成的不同,555定时器可分为_双极型___和__CMOS__两种类型,它们的结构、工

作原理以及外部引脚排列基本相同。一般__双极型__定时器具有较大的驱动能力,而___CMOS_定时电路具有低功耗、输入阻抗高等优点。

对于555集成电路,改变电压控制端(管脚5)的电压可改变( A )。 A、高触发端和低触发端的电平 B、555定时电路的高低电平

2、 C、开关放电管的开关电平 D、置\0\端R的电平

对于555集成电路,改变电压控制端(管脚5)的电压可改变( A )。 A、高触发端和低触发端的电平 B、555定时电路的高低电平

3、 C、开关放电管的开关电平 D、置\0\端R的电平

能用于脉冲整形的电路是( C )。

4、 A、双稳态触发器 B、单稳态触发器 C、施密特触发器

已知TTL主从型JK触发器的输入控制端J和K及CP脉冲波形如图所示,试根据它们的波形画出相应输出端Q的波形。

CP J K 5、 答:

9、施密特触发器有两个稳态。(对 )

10、555电路的输出只能出现两个状态稳定的逻辑电平之一。 (对 ) 11、单稳态触发器无需外加触发脉冲就能产生周期性脉冲信号。(错 ) 12、多谐振荡器的输出信号的周期与阻容元件的参数成正比。(对 )

13、施密特触发器的作用就是利用其回差特性稳定电路。 (错 ) 14、施密特触发器具有什么显著特征?主要应用有哪些?

答:施密特触发器的显著特征有两个:一是输出电压随输入电压变化的曲线不是单值的,具有回差特性;二是电路状态转换时,输出电压具有陡峭的跳变沿。利用施密特触发器的上述两个特点,可对电路中的输入电信号进行波形整形、波形变换、幅度鉴别及脉冲展宽等。

15、如图所示,由555构成施密特触发器,当输入信号为图示周期性心电波形时,试画出经施密特触发器整形后的输出电压波形。

输出电压波形如下图所示:

VT+VT-VIVo

16、555定时器主要由哪几部分构成?各部分的作用是什么?

555定时器由电阻分压器、电压比较器、基本RS触发器、MOS开关管和输出缓冲级组成。 电阻分压器由3个阻值相同的电阻R串联而成,为C1和C2两个电压比较器提供基准电压。

电压比较器实现输入信号电压与C1和C2两个电压比较,比较输出作为基本RS触发器的触发输入。 基本RS触发器受C1和C2两个电压比较器输出信号触发翻转,经缓冲级输出。 MOS开关管作为外接电容的放电回路开关。

10.4

1、抢答器电路主要由_开关阵列电路___、_触发锁存电路___、_编码器___、_7段显示器___几部分组成。

2、仅具有置\0\和置\1\功能的触发器是(C )。

A、基本RS触发器 B、钟控RS触发器

C、D触发器 D、JK触发器

3、凡采用电位触发方式的触发器,都存在\空翻\现象。 ( 错 ) 4、D触发器的输出总是跟随其输入的变化而变化。 (对 ) 5、试分别写出钟控RS触发器、JK触发器和D触发器的特征方程。 答:钟控RS触发器的特征方程:Qn?1nnn?1?S?RQn (CP?1),SR=0(约束条件);JK触发器的特

n +1

n

?JQ?KQ;D触发器的特征方程:Q = D。 征方程:Q6、触发器有哪几种常见的电路结构形式?它们各有什么样的动作特点?

答:触发器常见的电路结构形式有两个与非门或两个或非门构成的基本RS触发器、由基本RS触发器和导引门构成的钟控RS触发器、主从型JK触发器以及维护阻塞D触发器等。基本RS触发器的输出随着输入的变化而变化,电平触发;钟控RS触发器是在CP=1期间输出随输入的变化而变化;主从型JK触发器在时钟脉冲下降沿到来时触发;维持阻塞D触发器是在时钟脉冲上升沿到来时刻触发。 7、 何谓\空翻\现象?抑制\空翻\可采取什么措施?

答:所谓\空翻\,是指触发器在一个CP脉冲为1期间输出状态发生多次变化的现象。抑制\空翻\的最有效方法就是选用边沿触发方式的触发器

10.5

1、触发器广泛应用在_计数____、_分频____、_产生不同节拍的脉冲信号____等电路中。

2、改变555定时电路的电压控制端CO的电压值,可改变(C )

A、555定时电路的高、低输出电平 B、开关放电管的开关电平 3、SN74LS112是( B )触发器。

A、集成RS触发器 B、集成双JK触发器 C、集成D触发器

4、利用简单的( A )触发器,可以很方便地消除这种机械颤动而造成的不良后果。 A、RS触发器 B、JK触发器数码寄存器 C、D触发器二者皆有

C、比较器的阈值电压 D、置\端R的电平值

10.6

1、555定时器成本低,性能可靠,只需要外接几个_电阻___、_电容___,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。

2、过压检测与报警电路是利用555组成( C )。 A、施密特触发器 B、单稳态触发器 C、多谐振荡器 12

1、 DAC电路的主要技术指标有_分辨率___、_绝对精度___和_非线性度___及_建立时间等___;ADC

电路的主要技术指标有__分辨率__、_转换速度等___和____。

2、 DAC通常由__参考电压__、__译码电路__和_电子开关___三个基本部分组成。为了将模拟电流转

换成模拟电压,通常在输出端外加__运算放大器__。

3、 按解码网络结构的不同,DAC可分为__R-2R T型电阻__网络、__R-2R倒T型电阻__网络和__权电阻

__网络DAC等。按模拟电子开关电路的不同,DAC又可分为__CMOS__开关型和__双极型__开关型

4、 模数转换的量化方式有___四舍五入_法和___舍尾取整法__法两种。 5、 在模/数转换过程中,只能在一系列选定的瞬间对输入模拟量__采样__后再转换为输出的数字量,

通过___采样_、__保持__、__量化__和__编码__四个步骤完成。

6、 __双积分__型ADC转换速度较慢,__逐次逼近__型ADC转换速度较快。 7、 __逐次逼近__型ADC内部有数模转换器,因此_转换速度___快。

8、 DAC电路的作用是将__输入的数字__量转换成__与数字量成正比的输出模拟__量。ADC电路的作

用是将 __输入的模拟__量转换成____量。与其成正比的输出数字

9、 逐次比较型模数转换器转换速度较慢。 ( 错) 10、 DAC的输入数字量的位数越多,分辨能力越低。 (错 ) 11、 原则上说,R-2R倒T形电阻网络DAC输入和二进制位数不受限制。 (对 )

12、 若要减小量化误差ε,就应在测量范围内增大量化当量δ。 ( 错) 13、 ADC0809二进制数据输出是三态的,允许直接连接CPU的数据总线。 (对 ) 14、 双积分型ADC中包括数/模转换器,因此转换速度较快。 ( 错 ) ADC的转换精度取决于(A )。

15、 A、分辨率 B、转换速度 C、分辨率和转换速度 16、 对于n位DAC的分辨率来说,可表示为( C )。

111nn-1nA、2 B、2 C、2?1

17、 R-2R梯形电阻网络DAC中,基准电压源UR和输出电压u0的极性关系为( B )。

A、同相 B、反相 C、无

18、采样保持电路中,采样信号的频率fS和原信号中最高频率成分fimax之间的关系必须满足(A )。 A、fS≥2fimax B、fS

19、如果ui=0~10V,Uimax=1V,若用ADC电路将它转换成n=3的二进制数,采用四舍五入量

化法,其量化当量为(B )。 A、1/8V B、2/15V C、1/4V

20、DAC0832是属于( A )网络的DAC。 A、R-2R倒T型电阻 B、T型电阻 C、权电阻

21、和其它ADC相比,双积分型ADC转换速度( A )。

A、较慢 B、很快 C、极慢

22、如果ui=0~10V,Uimax=1V,若用ADC电路将它转换成n=3的二进制数,采用四舍五入量化法的最大量化误差为( A )。 A、1/15V B、1/8V C、1/4V

23、量化的两种方法中舍尾取整法较好些。 ( 错)

24、如图所示的权电阻网络DAC电路中,若n=4,UR=5V,R=100Ω,RF=50Ω,试求此电路的电压转换特性。若输入四位二进制数D=1001,则它的输出电压u0=?

解:

25、如图所示电路中R=8KΩ,RF=1KΩ,UR=-10V,试求: (1)在输入四位二进制数D=1001时,网络输出u0=? (2)若u0=1.25V,则可以判断输入的四位二进制数D=?

UR iF RF 3 R/2 S3 d3 2iF R/2 — ∞ S2 d2 + R/2 S1 + d

uO d0 1 R S0 解:①图示电路X3~X0的状态为1001,因此有:

I3?URR/23?U?10?8?10??10mA, I0?R???1.25mA, 8R8?I??11.25mA②若要使输出电压等于1.25V,则I=I0=-1.25mA,即输入的四位二进制数D=0001。

26、已知某一DAC电路的最小分辨电压ULSB=40mV,最大满刻度输出电压UFSR=0.28V,试求该电路输入二进制数字量的位数n应是多少?

解:

U0??IRF?11.25?1?11.25V

?ULSB401??nUFSR2802?1

?2n?8 n?3


电工电子试题(5).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:2017上海宝山区高三英语一模试卷和答案

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: