数子电路基础习题及答案(4)

2019-01-07 12:43

5. 在下图电路中,若CP、S、R的电压波形如图中所示,试画出Q的波形,假定触发器的 初始状态为Q=0。

答案:

6. 若主从结构RS触发器各输入端的电压波形如图中所示,试画出Q 、 Q端对应的电压波 形。设触发器的初始状态为Q=0。

答案:

16

7. 已知主从结构JK触发器输入端J、K和CP的电压波形如图所示,试画出Q 、 Q端对应 的波形。设触发器的初始状态为Q = 0。

答案:

8. 图示电路中,已知CP和输入信号T的电压波形,试画出触发器输出端Q 、 Q的电压波 形,设触发器的起始状态为Q=0。 答案:

9. 已知上升沿触发的D触发器输入端的波形如图所示,画出输出端Q的波形。若为下降 沿触发,画出输出端Q的波形。设初始状态为Q=0。

答案:

10. 已知D触发器各输入端的波形如图所示,试画出Q 、 Q端的波形。

17

答案:

11. 如图所示为边沿D触发器构成的电路图,设触发器的初始状态Q1Q0=00,确定Q0 及 Q1在时钟脉冲作用下的波形。

答案:

因为D0?Q1*D1?Q0 所以 Q0?Q1Q1*?Q0

即两个D触发器的输入信号分别为另一个D触发器的输出信号,故在确定它们输出端波形

时,应该分段交替画出其波形。

18

习题答案

第六章 时序逻辑电路

1. 时序逻辑电路是指 任一时刻得输出信号不仅取决于当时得输入信号,而且还取决于电路原来得状态 。时序逻辑电路具有 存储和记忆 功能,而组合逻辑电路没有这种功能。 2. 按照存储电路中触发器动作特点的不同,时序逻辑电路可分为 同步 时序逻辑电路和

异步 时序逻辑电路,而按照输出信号特点的不同,又可将时序逻辑电路划分为 米利 型 和 穆尔 型两种 。

3. 用4级触发器组成十进制计数器,其无效状态个数为( D )。

A. 不能确定 B. 10个 C. 8个 D. 6个 4. 某时序逻辑电路的波形如图所示,由此判定该电路是( B )。 A. 二进制计数器 B. 十进制计数器 C. 移位寄存器

5. 寄存器是用于 寄存一组二值代码的 ,移位寄存器除了具有寄存器的功能以外, 还具有移位功能,移位功能是指 在移位脉冲的作用下依次左移或右移 。 6. 由D触发器组成的四位数码寄存器,清零后,输出端Q3Q2Q1Q0=_0000_ ,若输入端 D3D2D1D0=1001,当CP有效沿出现时,输出端Q3Q2Q1Q0=_1001_ 。 7. 试分析下图所示时序逻辑电路的逻辑功能。

解:属同步时序电路,时钟方程省去。

输出方程: 驱动方程:

T触发器的特性方程:

将各触发器的驱动方程代入特性方程,即得电路的状态方程:

Y?XQ1?X?Q1?T1?X?Q0??T0?1Q*?T?Q 19

*??Q1?T1?Q1?X?Q0?Q1?*??Q0?T0?Q0?1?Q0?Q0

列状态转换表

画状态转换图和时序波形图

由状态图可以看出,当输入X =0时,在时钟脉冲CP的作用下,电路的4个状态按递增规律循环变化,即:

00→01→10→11→00→…

当X=1时,在时钟脉冲CP的作用下,电路的4个状态按递减规律循环变化,即:

00→11→10→01→00→…

可见,该电路既具有递增计数功能,又具有递减计数功能,是一个2位二进制同步可逆计数器。

8. 写出下图电路的驱动方程、特性方程和输出方程。

20


数子电路基础习题及答案(4).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:2015职业礼仪知识竞赛题库1

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: