实验二 十进制计数器实验
完成后出现确认对话框。点击 OK 按钮。参看图 3-49
图 3-49 确认对话框
而后出现时钟结点选择界面,如图 3-50 所示。
图 3-50 完成时钟结点选择
30. 完成后可在栏中选择存储深度、触发级等选项,这里采用默认设置。下面加入需
要观测的结点。在左侧空白区域双击,再次出现选择结点对话框。点击 List 列出所有可选 结点。将关心的结点选择好,选择 Pins:all 列出所有引脚,除 iclk 外全部导入。完成后如图
3-51 所示。点 OK 确定。
图 3-51 选择观察结点
完成后如图 3-52 所示。
第 43 页 共 208 页
实验二 十进制计数器实验
图 3-52 结点完成后界面
31. 完成以上步骤后保存 SignalTap II 文件,可取名为 Counter.stp,参看图 3-53。并在
询问是否设置为当前工程的 SignalTap 时选“确定”。再到 Quartus 主界面中执行全编译。编
译完成后下载文件到 FPGA。
图 3-53 保存 SignalTap II 文件
32. 完成后,再次回到逻辑分析仪文件,点击左上 按钮开始分析。就可以观察到
第 44 页 共 208 页
实验二 十进制计数器实验
实际捕获的波形。如图 3-54 所示。
图 3-54 SignalTap II 抓取到的波形
至此,整个实验结束。读者应该体会到了从设计->仿真->下载->波形抓取的四个经典 步骤。
◆ 本实验指导结束