目录
一 实习任务 .............................................................................. 2 二 实习时间 .............................................................................. 3 三 设计过程 .............................................................................. 3 四 安装调试 ............................................................................ 12 五 元器件清单........................................................................ 14 六 实习心得 ............................................................................ 16 七 参考文献 ............................................................................ 18
1
数字频率计
一 实习任务
⒈设计要求
数字频率计是一种用来测试周期性变化信号工作频率的装置。其原理是在规定的单位时间(闸门时间)内,记录输入脉冲的个数。
设计一个数字显示的频率计。其设计要求如下: (1)频率计采用六位数码管显示;
(2)频率测量范围为1Hz ~ 999KHz,用LED指示;
(3)采用记忆显示方式,即在计数过程中不显示测试数据,待计数过程结束后显示测试结果,并将此结果保持到下一次计数结束。显示时间不小于1秒。 ⒉扩展功能
在上述设计的基础上进行改进,扩展如下功能:
① 增加频率测量范围:1Hz~999MHz,并带有测量数据溢出显示;
② 对测试信号的频率分为H、KH、MH三个频段量程,分别为1~999Hz、1~999KHz和1~999MHz;
③ 对于各频段量程,其数据显示采用四舍五入,并保留小数点后一位;
④ 对于高位0,具有屏蔽功能,即数码管不显示。
显示功能表 输入信号 TEST 250 Hz 749 456 Hz 显示器 LED:8 7 6 5 4 3 2 1 F = 2 5 0。0 H H频段 F = 7 4 9。5 k H KH频段,并五入 说 明 2
6 342 540 Hz F = 6。3 E H MH频段,四舍,并屏蔽 二 实习时间
2010年12月13日—2010年12月17日 三 设计过程
⒈扩展之前顶层原理图
仿真图:
3
引脚:
此系统设计选用EP1K30QC208-2器件,其引脚锁定见下表:
引脚锁定表 信号名称 引脚号 信号名称 引脚号 信号名称 引脚号 SEL0 SEL1 SEL2 LED6 LED5
7 8 9 10 11 LED4 LED3 LED2 LED1 LED0 12 13 14 15 16 LED7 OUT CLR CLK1K TEST 17 19 45 79 80 16x8mux模块的原理图文件:
16x8mux模块的仿真文件:
4
存储器reg原理图:用来进行脉冲的锁存。
存储器reg仿真图:
5