数字逻辑第一次实验报告-模板n(4)

2019-03-22 20:20

《数字电路与逻辑设计》实验报告

(3)设计7段译码器,并采用“7段数码显示管”显示人数的电路 (A)设计一个7段译码器

根据7段译码器的要求可得其真值表如表1所示:

表1 7段译码管真值表

将真值表直接输入到logisim中生成逻辑电路图,如下图所示:

16 / 32

《数字电路与逻辑设计》实验报告

图2-5 7段译码器

17 / 32

《数字电路与逻辑设计》实验报告

图2-6 封装示意图

B)设计用“7段数码显示管”显示人数的逻辑电路

18 / 32

《数字电路与逻辑设计》实验报告

图2-7 用7段数码显示管显示实验室人数的电路

(4)设计当实验室满员时,门禁“不”动作,系统报警提示满员的电路

19 / 32

《数字电路与逻辑设计》实验报告

电路设计要求要采用本次实验1中由4位二进制可逆计数器所封装的“私有”库元件。

为了实现门禁不动作以及报警,可以将4位2进制可逆计数器的结果DCBA分别接入与非门和或门,与非门的结果与输入的CPu相与后接入4位2进制可逆计数器的对应输入端,或门结果与输入的CPd相与后接入4位2进制可逆计数器的对应输入端,实现门禁不动作;将与非门的输出接入非门后,再和CPu接入与门,实现满员后接收到进入脉冲信号时报警提示。

图2-8 报警电路

(5)设计小型实验室门禁系统电路

20 / 32


数字逻辑第一次实验报告-模板n(4).doc 将本文的Word文档下载到电脑 下载失败或者文档不完整,请联系客服人员解决!

下一篇:多功能室第一学期工作计划

相关阅读
本类排行
× 注册会员免费下载(下载后可以自由复制和排版)

马上注册会员

注:下载文档有可能“只有目录或者内容不全”等情况,请下载之前注意辨别,如果您已付费且无法下载或内容有问题,请联系我们协助你处理。
微信: QQ: