概念
CPU ALU 运算器 字长 地址 存储器 控制器
数据 字节 字 硬件 软件 总线
输入设备 输出设备 应用软件
编译程序 解释程序
校验码
纠错
系统软件 操作系统
数据库管理系统 原码 补码 反码 阶码 尾数 机器零
定点数 双译码
浮点数
BCD码 RAM ROM
码 检错码
单译码
SRAM DRAM
刷新 刷新周期 死时间 集中式刷新 分散式刷新
异步式刷新 高速缓冲存储器(CACHE) 虚拟存储器 页式管理段式
物理地址(实地址)
逻
管理 段页式管理 程序访问的局部性 LRU FIFO
辑地址(虚地址) 指令 指令系统 指令操作码 定长指令 变长指令 寻址方式
指令周期 机器周期 时钟周期 IR PC PSW 数据通路 指令流程图 同步
联合控制方式
微命令
微操作
微指令
微程
控制方式 异步控制方式
序 控制存储器 水平型微指令 垂直型微指令 内部总线 系统总线 单总线
结构 双总线结构 三总线结构 串行传送 并行传送 图形 图象 象素 分辨率 灰度级
存储密度 存储容量 平均定位时间定位时间 找道时间 等待时
接口 程序直接控制 程序中断控制方式 DMA
外中断
通道 字节多路通道
方式
间 数据传输速率
选择题练习
通道方式 中断 内中断 成组多路通道
选择通道
1、若浮点数用补码表示,则判断运算结果是否为规格化数的方法是___C___。
A. 阶符与数符相同为规格化数 B. 阶符与数符相异为规格化数
C. 数符与尾数小数点后第一位数字相异为规格化数 D. 数符与尾数小数点后第一位数字相同为规格化数
2、16位字长的定点数,采用2的补码形式表示时,所能表示的整数范围是__A____。
A . -215 ~ +(215 -1) B. -(215 –1)~ +(215 –1) C. -(215 + 1)~ +215 D. -215 ~ +215
3、 容量是128M*32的内存,若以字节编址,至少需要___B___根地址线。
A. 16 B. 29 C. 27 D. 32
4、某计算机字长16位,它的存贮容量是64KB,若按字编址,那么它的寻址范围是__B__。
A、0~64K B、0~32K C、0~64KB D、0~32KB
5、主存贮器和CPU之间增加cache的目的是___B___。
A. 扩大主存贮器的容量
B. 解决CPU和主存之间的速度匹配问题 C. 扩大CPU中通用寄存器的数量
D. 既扩大主存的容量,又扩大CPU通用寄存器的数量
6、以某个寄存器的内容为操作数地址的寻址方式称为___D___寻址。
A. 直接 B. 间接 C. 寄存器直接 D. 寄存器间接
7、 在cache的映射方式中不需要替换策略的是___B___。
A. 全相联映射方式 B. 直接映射方式 C. 组相联映射方式
8、 在CPU中跟踪指令后继地址的寄存器是___B___。
A 主存地址寄存器 B 程序计数器 C 指令寄存器 D 状态条件寄存器
9、. 微程序控制器中,机器指令与微指令的关系是___B___。
A. 每一条机器指令由一条微指令来执行 B. 每一条机器指令由一段微程序来解释执行
C. 每一段机器指令组成的程序可由一条微指令来执行
D. 每一条微指令由机器指令来解释执行
10、 微程序控制存储器容量为128 X 36位,测试条件有4个,微指令采用水平格式,则对应的3个字段长
度分配是 C 。
A . 控制字段29位,测试字段2位,微地址字段5位 B . 控制字段26位,测试字段4位,微地址字段6位 C . 控制字段25位,测试字段4位,微地址字段7位 D . 控制字段26位,测试字段2位,微地址字段8位
11、
SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为___D___。 A 64,16 B 16,64 C 64,8 D 16,16 。
12、 四片74181ALU和一片74182CLA器件相配合,具有如下进位传送功能___B___。
A.行波进位 B.组内先行进位,组间先行进位
C.组内先行进位,组间行波进位 D.组内行波进位,组间先行进位
13、以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传
输率最高的是___B___。
A.DRAM B.SRAM C.闪速存储器 D.EPROM
14、相联存储器是按___C___ 进行寻址的存储器。
A.地址指定方式 B.堆栈存取方式
C.内容指定方式 D。地址指定与堆栈存取方式结合
15、操作控制器的功能是__D____。
A.产生时序信号 B.从主存取出一条指令 C.完成指令操作的译码
D.从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释执行该指令
16、
以下四种类型指令中,执行时间最长的是___C___。
A .RR型指令 B. RS型指令 C SS型指令 D. 程序控制指令
17、在多级存储体系中,“cache—主存”结构的作用是解决___D___的问题。
A.主存容量不足 B.主存与辅存速度不匹配 C.辅存与CPU速度不匹配 D.主存与CPU速度不匹配
18、采用虚拟存贮器的主要目的是__B____。
A. 提高主存贮器的存取速度
B. 扩大主存贮器的存贮空间,并能进行自动管理和调度 C. 提高外存贮器的存取速度 D. 扩大外存贮器的存贮空间
19、程序控制类指令的功能是___D___。
A.进行算术运算和逻辑运算 B.进行主存与CPU之间的数据传送 C.进行CPU和I/O设备之间的数据传送 D.改变程序执行的顺序
20 由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用___B___来规定。
A.主存中读取一个指令字的最短时间 B.主存中读取一个数据字的最长时间 C.主存中写入一个数据字的平均时间 D.主存中取一个数据字的平均时间
21、某机字长32位,其中1位符号位,31位表示尾数。若用定点整数表示,则最大正整数是___A___。
A. +(2-1) B.+(2-1) C. +2 D. +2
22、在定点运算器中,无论采用双符号位还是单符号位,必须有______,它一般用___C___来实现。
A.译码电路 与非门 B.编码电路 或非门 C.溢出判断电路 异或门 D.移位电路 与或非门
23、双端口存储器所以能高速进行读写,是因为采用___B___。
A.高速芯片 B.两套相互独立的读写电路 C.流水技术 D.新型器件
24、某计算机字长32位,其存储容量为4MB,若按字编址,它的寻址范围是___A___。
A.0-1M B.0-4MB C.0-4M D.0-1MB
25、寄存器间接寻址方式中,操作数处在___B___。
A.通用寄存器 B.主存单元 C.程序计数器 D.堆栈
31
30
31
32
26、存贮单元是指___B___。
A.存放一个二进制信息位的存贮元 B.存放一个机器字的所有存贮元集合 C.存放一个字节的所有存贮元集合 D.存放两个字节的所有存贮元集合
27、
计算机字长16位,它的存贮容量是64KB,若按字编址,那么它的寻址范围是___B___。 A.0~64K B.0~32K C.0~64KB D.0~32KB
28、
对于对某个寄存器中操作数的寻址方式称为____C__寻址。 A.直接 B.间接 C.寄存器 D.寄存器间接
29、
没有外存贮器的计算机监控程序可以存放在__B____。 A RAM B ROM C RAM 和 ROM D CPU
30、
定点二进制运算其中,减法运算一般通过___D___来实现 A 原码运算的二进制减法器 B 补码运算的二进制减法器 C 补码运算的十进制加法器 D 补码运算的二进制加法器 31、
在虚拟存贮器中,当程序正在执行时,由___D___完成地址映射。 A 程序员 B 编译器 C 装入程序 D 操作系统
32、
指令系统中采用不同寻址方式的目的主要是___B___。
A 实现存贮程序和程序控制 B 缩短指令长度,扩大寻址空间,提高编程灵活性 C 可以直接访问外存 D 提供扩展操作码的可能并降低指令译码难度 33、
用16位字长(其中一位符号位)表示定点小数时,所能表示的数值范围是___C___。 A.0≤│N│≤1-2C.0≤│N│≤1-2
34、
运算器虽有许多部件组成,但核心部件是__BC____。
A.数据总线 B.算术逻辑运算单元 C.多路开关 D.累加寄存器
-(16+1)
B.0≤│N│≤1-2
-16
-(16-1)
D.0≤│N│≤1